现场可编程门阵列FPGA结构.ppt

上传人:s****8 文档编号:67242965 上传时间:2022-12-24 格式:PPT 页数:3 大小:91KB
返回 下载 相关 举报
现场可编程门阵列FPGA结构.ppt_第1页
第1页 / 共3页
现场可编程门阵列FPGA结构.ppt_第2页
第2页 / 共3页
点击查看更多>>
资源描述

《现场可编程门阵列FPGA结构.ppt》由会员分享,可在线阅读,更多相关《现场可编程门阵列FPGA结构.ppt(3页珍藏版)》请在得力文库 - 分享文档赚钱的网站上搜索。

1、现场可编程门阵列现场可编程门阵列FPGAFPGA结构结构FPGA的编程单元是基于静态存储器(的编程单元是基于静态存储器(SRAM)结结构,从理论上讲,具有无限次重复编程的能力构,从理论上讲,具有无限次重复编程的能力下面介绍下面介绍XILINX公司的公司的XC4000E系列芯片,了解系列芯片,了解FPGA内部各个模块的功能。内部各个模块的功能。可配置逻辑模可配置逻辑模块块CLB输入输入/输出输出模块模块I/OB可编程连可编程连线线PI编程开关编程开关矩阵矩阵PSM 现场可编程门阵列现场可编程门阵列FPGAFPGA的特点的特点 SRAM结构:可以无限次编程,但它属于易失结构:可以无限次编程,但它属

2、于易失性元件,每次使用要进行配载;性元件,每次使用要进行配载;内部连线结构:内部连线结构:EDPLD的的信信号号汇汇总总于于编编程程内内连连矩矩阵阵,然然后后分分配配到到各各个个宏宏单单元元,因因此此信信号号通通路路固固定定,系系统统速速度度可以预测。可以预测。FPGA的的内内连连线线是是分分布布在在CLB周周围围,而而且且编编程程的的种种类类和和编编程程点点很很多多,使使得得布布线线相相当当灵灵活活,因因此在系统速度方面低于此在系统速度方面低于EDPLD的速度。的速度。芯芯片片逻逻辑辑利利用用率率:由由于于FPGA的的CLB规规模模小小,可可分分为为两两个个独独立立的的电电路路,又又有有丰丰富富的的连连线线,所所以以系系统统综综合合时时可可进进行行充充分分的的优优化化,以以达达到到逻逻辑辑最最高高的的利利用。用。芯片功耗芯片功耗:高密度可编程逻辑器件高密度可编程逻辑器件HDPLD的功耗的功耗一般在一般在0.5W2.5W之间,而之间,而FPGA芯片功耗芯片功耗0.25mW5mW,静态时几乎没有功耗,所以称静态时几乎没有功耗,所以称FPGA为零功耗器件。为零功耗器件。现场可编程门阵列现场可编程门阵列FPGAFPGA的特点的特点

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 生活休闲 > 生活常识

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知得利文库网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号-8 |  经营许可证:黑B2-20190332号 |   黑公网安备:91230400333293403D

© 2020-2023 www.deliwenku.com 得利文库. All Rights Reserved 黑龙江转换宝科技有限公司 

黑龙江省互联网违法和不良信息举报
举报电话:0468-3380021 邮箱:hgswwxb@163.com