应用电工学少学时第12章组合逻辑电路.ppt

上传人:wuy****n92 文档编号:91063460 上传时间:2023-05-21 格式:PPT 页数:60 大小:1.39MB
返回 下载 相关 举报
应用电工学少学时第12章组合逻辑电路.ppt_第1页
第1页 / 共60页
应用电工学少学时第12章组合逻辑电路.ppt_第2页
第2页 / 共60页
点击查看更多>>
资源描述

《应用电工学少学时第12章组合逻辑电路.ppt》由会员分享,可在线阅读,更多相关《应用电工学少学时第12章组合逻辑电路.ppt(60页珍藏版)》请在得力文库 - 分享文档赚钱的网站上搜索。

1、12.4 组合逻辑电路的设计组合逻辑电路的设计第第 1 12 2 章章 组合逻辑电路组合逻辑电路12.1 集成基本门电路集成基本门电路12.2 集成复合门电路集成复合门电路12.3 组合逻辑电路的分析组合逻辑电路的分析12.5 编码器编码器12.6 译码器译码器第第1111章章 目录目录 数字电路所研究的问题和模拟电路相比有以下几个主要不数字电路所研究的问题和模拟电路相比有以下几个主要不数字电路所研究的问题和模拟电路相比有以下几个主要不数字电路所研究的问题和模拟电路相比有以下几个主要不同点:同点:同点:同点:(1)数字电路中的信号在时间上是离散的脉冲信号,)数字电路中的信号在时间上是离散的脉冲

2、信号,而模拟电路中的信号是随时间连续变化的信号。而模拟电路中的信号是随时间连续变化的信号。(2)数字电路所研究的是电路的输入)数字电路所研究的是电路的输入输出之间的逻辑输出之间的逻辑 关系,而模拟电路则是研究电路的输入输出之间的关系,而模拟电路则是研究电路的输入输出之间的 大小相位等问题。大小相位等问题。(3)在两种电路中,晶体管的工作状态不同。数字电路)在两种电路中,晶体管的工作状态不同。数字电路 中晶体管工作在开关状态,也就是交替地工作在饱中晶体管工作在开关状态,也就是交替地工作在饱 和与截止两种状态,而在模拟电路中晶体管多工作和与截止两种状态,而在模拟电路中晶体管多工作 在放大状态。在放

3、大状态。本章将介绍几种基本逻辑关系,逻辑代数,及逻辑代本章将介绍几种基本逻辑关系,逻辑代数,及逻辑代数化简等问题数化简等问题。概概 述述第第1010章章 概述概述一类称为一类称为模拟信号模拟信号,它是指,它是指时间上和数值上的变化都是时间上和数值上的变化都是连续平滑的信号连续平滑的信号,如图,如图(a)中的正弦信号,处理中的正弦信号,处理模拟信号的电路叫做模拟电模拟信号的电路叫做模拟电路。路。电子电路中的信号分为两大类电子电路中的信号分为两大类:一类信号称为一类信号称为数字信号数字信号,它,它是指时间上和数值上的变化是指时间上和数值上的变化都是都是不连续的不连续的,如图,如图(b)中中的信号,

4、处理数字信号的电的信号,处理数字信号的电路称为数字电路。路称为数字电路。(a)(b)第第1010章章 概述概述脉冲信号是指作用时间很短的突变电压或电流脉冲信号是指作用时间很短的突变电压或电流矩形波矩形波三角波三角波梯形波梯形波尖顶波尖顶波第第1010章章 概述概述EABCF 与逻辑:与逻辑:当决定事件的各个条件当决定事件的各个条件全部具备之后,事件才全部具备之后,事件才 会发生。会发生。(一)与门电路(一)与门电路(一)与门电路(一)与门电路12.1 集成基本门电路集成基本门电路门电路:实现各种逻辑关系的电路门电路:实现各种逻辑关系的电路开关的接通与断开可用开关的接通与断开可用0和和1表示,如

5、开关接通用表示,如开关接通用1表示,表示,开关断开用开关断开用0表示。灯亮可用表示。灯亮可用1表示,灯灭可用表示,灯灭可用0表示。表示。A、B、C三个开关能组成三个开关能组成8个状态,它与个状态,它与F之间的逻辑关系之间的逻辑关系如表,这种表示逻辑关系的表称为如表,这种表示逻辑关系的表称为逻辑状态表逻辑状态表,又称,又称真值真值表。表。ABCF00000000000111100001111010101011第第1111章章1111 1 1真值表真值表ABCFF=ABC&与门真值表与门真值表ABCF00000000000111100001111010101011与门逻辑符号与门逻辑符号逻辑式逻辑

6、式实现与逻辑关系的电路称为与门电路。实现与逻辑关系的电路称为与门电路。开关的接通、断开与灯亮的逻辑关系反映在逻辑电开关的接通、断开与灯亮的逻辑关系反映在逻辑电路中则是输入和输出电位的高与低。通常称高电位路中则是输入和输出电位的高与低。通常称高电位为高电平,低电位为低电平,并分别用为高电平,低电位为低电平,并分别用1和和0来表示。来表示。这种逻辑关系称为这种逻辑关系称为正逻辑正逻辑,反之称为,反之称为负逻辑负逻辑。第第1111章章1111 1 1F=ABABF&ABF例:根据输入例:根据输入A、B波形画出输出波形画出输出F波形。波形。第第1111章章1111 1 1AEBCF或逻辑:或逻辑:或逻

7、辑:或逻辑:当决定事件的各个条件中有一个或一个以上当决定事件的各个条件中有一个或一个以上具备之后,事件就会发生。具备之后,事件就会发生。或门真值表或门真值表ABCF00010111110111100001111010101011或门逻辑符号或门逻辑符号或门逻辑式或门逻辑式FABC1F=A+B+C(二)或门电路(二)或门电路(二)或门电路(二)或门电路实现或逻辑关系的电路称为或门电路。实现或逻辑关系的电路称为或门电路。第第1111章章1111 1 1例:图所示为一保险柜的防盗报警电路。保险柜的两层例:图所示为一保险柜的防盗报警电路。保险柜的两层门上各装有一个开关。门关上时,开关闭合。当任一层门上

8、各装有一个开关。门关上时,开关闭合。当任一层门打开时,报警灯亮,试说明该电路的工作原理。门打开时,报警灯亮,试说明该电路的工作原理。F1K 130+5VS1S2第第1111章章1111 1 1EF非逻辑非逻辑非逻辑非逻辑:决定事件的条件只有一个,当条件具备时,决定事件的条件只有一个,当条件具备时,事件不会发生,条件不存在时,事件发生。事件不会发生,条件不存在时,事件发生。A1FF=AAR非门真值表非门真值表AF0011非门逻辑符号非门逻辑符号非门逻辑式非门逻辑式(三)非门电路(三)非门电路(三)非门电路(三)非门电路实现非逻辑关系的电路称为非门电路。实现非逻辑关系的电路称为非门电路。第第111

9、1章章1111 1 1(四)逻辑代数的基本运算规则及定理(四)逻辑代数的基本运算规则及定理(四)逻辑代数的基本运算规则及定理(四)逻辑代数的基本运算规则及定理1.基本运算规则基本运算规则 或或:0+1=1+0=1+1 0+0=0 非非:0=1 1=0A+A=1 A+A=A A A=0 A A=A A=A2.逻辑代数的基本定律逻辑代数的基本定律分配律分配律:A(B+C)=A B+A C A+B C=(A+B)(A+C)反演定理反演定理:A B=A+BA+B=A B吸收规则吸收规则:A+AB=A+B与与:0 0=0 1=1 0 1 1=1推论推论:A+0=A A+1=1 A 0=0 A=0 A 1

10、=A交换律交换律:A+B=B+A A B=B A结合律结合律:A+(B+C)=(A+B)+C A (B C)=(A B)C第第1111章章1111 1 1例例:证明证明AB+AC+BC=AB+AC解解:AB+AC+BC=AB+AC+(A+A)BC =AB+AC+ABC+ABC=AB+ABC+AC+ABC=AB(1+C)+AC(1+B)=AB+AC例例:证明证明A+AB+BC=A+B解解:A+AB+BC =A+B(1+C)例例:证明:若证明:若 F=AB+AB则则 F=AB+A B 解解:F=AB+AB=ABAB=(A+B)(A+B)=AA+AB+A B+BB=AB+A B=A+B=A+B+BC

11、(四)逻辑代数的基本运算规则及定理(四)逻辑代数的基本运算规则及定理(四)逻辑代数的基本运算规则及定理(四)逻辑代数的基本运算规则及定理第第1111章章1111 1 1(1)(1)最小项最小项最小项最小项 在在n个变量逻辑函数中,若个变量逻辑函数中,若m为包含为包含n个因子的乘个因子的乘积项,而且这积项,而且这n个变量均以原变量或反变量的形式在个变量均以原变量或反变量的形式在m中出现一次,则称中出现一次,则称m为该组变量的最小项。为该组变量的最小项。对对n个变量的逻辑函数,共有个变量的逻辑函数,共有2n个最小项个最小项。定义定义如如 Y=A B,共有最小项共有最小项4 4项项:AB、AB、AB

12、、AB最小项的性质最小项的性质a.在输入变量的任何取值下在输入变量的任何取值下,必有一个最小项必有一个最小项,而而 且仅有一个最小项取值为且仅有一个最小项取值为1;b.任意两个最小项的乘积为任意两个最小项的乘积为0;c.全体最小项之和为全体最小项之和为1。逻辑代数的卡诺图化简方法逻辑代数的卡诺图化简方法第第1111章章1111 1 1最小项编号最小项编号最小项表达式最小项表达式 任何一个逻辑函数都可以表示成若干个最小项的任何一个逻辑函数都可以表示成若干个最小项的和,即最小项表达式,它是一个标准和,即最小项表达式,它是一个标准“与与或或”表达式,表达式,而且这种形式是唯一的。而且这种形式是唯一的

13、。最小项的编号:最小项的编号:m0=AB m1=AB m2=AB m3=AB AB、AB、AB、AB对于最小项:对于最小项:例例1:Y=ABC+BC=ABC+BC(A+A)=ABC+ABC+ABC=m6+m7+m3=(m3,m6,m7)最小项表达式最小项表达式第第1111章章1111 1 1 将逻辑函数的最小项按一定规律填入一个方框将逻辑函数的最小项按一定规律填入一个方框 内,此方框称为卡诺图。内,此方框称为卡诺图。AB0 1 0 10132ABC00 01 11 100 10 1 3 24 5 7 60 1 3 24 5 7 612 13 15 148 9 11 10ABCD00 01 11

14、 1000 01 11 10ABCD ABCD ABCD ABCDABCD ABCD ABCD ABCDABCD ABCD ABCD ABCDABCD ABCD ABCD ABCDABC ABC ABC ABCABC ABC ABC ABCAB AB AB AB二变量卡诺图二变量卡诺图三变量卡诺图三变量卡诺图四变量卡诺图四变量卡诺图最小项编号最小项编号(2)(2)卡诺图卡诺图卡诺图卡诺图第第1111章章1111 1 1ABC00 01 11 100 10 0 0 00 1 1 1Y=ABC+ABC+ABC由逻辑函数式得到其由逻辑函数式得到其卡诺图卡诺图卡诺图构成的重要原则:卡诺图构成的重要原则

15、:几何相邻性:即两个几何位置几何相邻性:即两个几何位置相邻的单元其输入变量的取值相邻的单元其输入变量的取值只能有一位不同。只能有一位不同。0 1 3 24 5 7 612 13 15 148 9 11 10ABCD00 01 11 1000 01 11 10ABCD ABCD ABCD ABCDABCD ABCD ABCD ABCDABCD ABCD ABCD ABCDABCD ABCD ABCD ABCD对称相邻性:即任意两个对称对称相邻性:即任意两个对称的单元其输入变量的取值也只的单元其输入变量的取值也只能有一位不同。能有一位不同。如:如:ABCDABCD第第1111章章1111 1 11

16、.利用逻辑代数公式化简利用逻辑代数公式化简例:化简例:化简 Y=ABC+ABD+ABC+CD+BD解:解:Y=ABC+ABC+CD+B(AD+D)=ABC+ABC+CD+B(A+D)=ABC+ABC+CD+BA+BD=AB+ABC+CD+BD=B(A+AC)+CD+BD=B(A+C)+CD+BD=BA+BC+CD+BD=BA+B(C+D)+CD=BA+BCD+CD=BA+B+CD=B(A+1)+CD=B+CD 逻辑函数的化简逻辑函数的化简第第1111章章1111 1 12.用卡诺图化简用卡诺图化简 根据相邻单元的特点,只要有两个相邻单元取值同为根据相邻单元的特点,只要有两个相邻单元取值同为1,

17、可以,可以将这两个最小项合并成一项,并消去一个变量。将这两个最小项合并成一项,并消去一个变量。ABC00 01 11 100 11 1 =BC(A+A)=BCY=ABC+ABC利用利用A+A=1的关系的关系第第1111章章1111 1 1如果是四个几何相邻单元取值同为如果是四个几何相邻单元取值同为1,则可以合并,并消去两个变量。则可以合并,并消去两个变量。ABC00 01 11 100 1 1 1 1 1ABC00 01 11 100 1 1 1 1 1Y=AY=ABC+ABC+ABC+ABC =AC(B+B)+AC(B+B)=AC+AC=CY=ABC+ABC+ABC+ABC第第1111章章1

18、111 1 1如果是八个相邻单元取值同为如果是八个相邻单元取值同为1,则可以合并,并消去三个变量。则可以合并,并消去三个变量。ABC00 01 11 100 11 1 1 11 1 1 1Y=1ABC00 01 11 100 11 1Y=ABC+ABC =AC利用对称相邻性可以实现化简利用对称相邻性可以实现化简第第1111章章1111 1 1利用对称相邻性利用对称相邻性化简举例化简举例ABCD00 01 11 1000 01 11 10ABCD00 01 11 1000 01 11 10111 1 1 11 1 1 1Y=BCDY=D第第1111章章1111 1 1利用对称相邻性利用对称相邻性

19、化简举例化简举例ABCD00 01 11 1000 01 11 10ABCD00 01 11 1000 01 11 1011111 11 1Y=BD错误的圈法错误的圈法正确的圈法正确的圈法第第1111章章1111 1 1用卡诺图化简逻辑函数的步骤:用卡诺图化简逻辑函数的步骤:(1)写出最小项表达式;写出最小项表达式;(2)画卡诺图;画卡诺图;(3)合并最小项,即找出可以合并的合并最小项,即找出可以合并的 最小项矩形组(简称画圈)。最小项矩形组(简称画圈)。一般规则是:如果有一般规则是:如果有2n个最小项个最小项相邻(相邻(n=1,2,3)并排成一个矩形并排成一个矩形组组,则它们定可合并为一项则

20、它们定可合并为一项,并消去并消去n个个因子因子,合并后的结果中仅包含这些最合并后的结果中仅包含这些最小项的公共因子。小项的公共因子。第第1111章章1111 1 1用卡诺图化简遵循的原则:用卡诺图化简遵循的原则:(1)每个矩形组应包含尽可能)每个矩形组应包含尽可能 多的最小项;多的最小项;(2)矩形组的数目应尽可能)矩形组的数目应尽可能 少;少;(3)各最小项可以重复使用,)各最小项可以重复使用,即同一个单元可以被圈即同一个单元可以被圈 在不同的矩形组内;在不同的矩形组内;(4)所有等于)所有等于1的单元都必须的单元都必须 被圈过;被圈过;(5)可以利用约束项。)可以利用约束项。第第1111章

21、章1111 1 1ABC000111100112753460例:化简例:化简Y=AC+ABY=ABC+ABC+ABC111ACAB00000Y=ABC+ABC+ABC=ABC+ABC+ABC+ABC=AC(B+B)+AB(C+C)=AC+AB(1)卡诺图法)卡诺图法(2)公式法)公式法第第1111章章1111 1 1ABC000111100111111100CBY=B+C例例:第第1111章章1111 1 1ABCD00 01 11 1000 01 11 101 0 1 11 1 1 1 0 1 0 11 1 1 1例例:某逻辑函数的表达式是:某逻辑函数的表达式是:Y=(A B.C.D)=(0

22、.2.3.5.6.8.9.10.11.12.13.14.15)试化简。试化简。解:解:Y=A+CD+BC+BD+BCDACDBCBDBCD第第1111章章1111 1 1(五五五五)逻辑函数的表示方法逻辑函数的表示方法逻辑函数的表示方法逻辑函数的表示方法2.逻辑代数式逻辑代数式1.逻辑图逻辑图F=BC+A3.真值表真值表真值表真值表ABCF11011111101111001010100110000011BCAB11C&F第第1111章章1111 1 11.与门和非门构成与非门与门和非门构成与非门 2.或门和非门构成或非门或门和非门构成或非门F=ABCF=A+B+CABC1F&ABCF&复合门电

23、路复合门电路复合门电路复合门电路12.2 集成复合门电路集成复合门电路ABC1FABC11F第第1111章章1111 2 24.异或门异或门 F=AB+AB5.同或门同或门AB=FF=AB+ABABF=13.与或非门与或非门F=AB+CD复合门电路复合门电路复合门电路复合门电路ABCDF&1第第1111章章1111 2 2TTLTTLTTLTTL与非门的组件与非门的组件与非门的组件与非门的组件 TTL与非门组件就是将若干个与非门电路,与非门组件就是将若干个与非门电路,经过集成电路工艺制作在同一心片上。经过集成电路工艺制作在同一心片上。&+VC14 13 12 11 10 9 8 1 2 3 4

24、 5 6 7地地74LS00&74LS00组件含有组件含有两个输入端的与两个输入端的与非门四个。非门四个。第第1111章章1111 2 2已知组合逻辑电路图,确定它们的逻辑功能。已知组合逻辑电路图,确定它们的逻辑功能。分析步骤分析步骤:(1 1)根据逻辑图,写出逻辑函数表达式根据逻辑图,写出逻辑函数表达式 由输入变量开始,逐级推导出各个门电路由输入变量开始,逐级推导出各个门电路 的输出,并将结果标明在图上。的输出,并将结果标明在图上。(2)对逻辑函数表达式化简。对逻辑函数表达式化简。(3)根据最简表达式列出真值表。根据最简表达式列出真值表。(4)由真值表确定逻辑电路的功能。由真值表确定逻辑电路

25、的功能。12.3 组合逻辑电路的分析组合逻辑电路的分析第第1111章章1111 3 3&例例:分析下图逻辑电路的功能。分析下图逻辑电路的功能。&ABFAB=AB+AB异或门真值表异或门真值表A B F0 0 00 1 11 0 11 1 0功能功能:当当A、B取值不相同时,取值不相同时,输出为输出为1。是异或门。是异或门。AB=1F&AABBABAABBABF=AABBAB+AABBAB=A(A+B)+B(A+B)12.3 组合逻辑电路的分析组合逻辑电路的分析第第1111章章1111 3 3&1例例:分析下图逻辑电路的功能。分析下图逻辑电路的功能。&1&ABFABABABF=AB AB=AB+

26、AB真值表真值表A B F0 0 10 1 01 0 01 1 1功能功能:当当A、B取值相同时,取值相同时,输出为输出为1。是同或电路。是同或电路。AB=FF=AB+AB=AB+AB第第1111章章1111 3 3例例:分析下图逻辑电路的功能。分析下图逻辑电路的功能。F1F2F3F1=A+B=A BF3=A+B=A BF2=A+BA+B+=(A+B)(A+B)=AB+AB1 1 11 1AB真值表真值表A B F10 0 00 1 01 0 11 1 0F2F31 00 10 01 0功能功能:当当 AB 时时,F1=1;当当 A1AiBi COCiAiBiCIFiCi-1全加器逻辑符号全加

27、器逻辑符号由半加器及或门组成的全加器由半加器及或门组成的全加器Fi=Ai+Bi+Ci-1Ci=(Ai+Bi)Ci-1+Ai BiAi+BiFi=Ai+Bi+Ci-1(Ai+Bi)Ci-1第第1111章章1111 4 4例:试构成一个三位二进制数相加的电路例:试构成一个三位二进制数相加的电路Ci S iAi Bi Ci-1 Ci S iAi Bi Ci-1 Ci S iAi Bi Ci-1 S0S1S2C2A2 B2A1 B1A0 B0第第1111章章1111 4 4例:试用例:试用74LS74LS183构成一个四位二进制数相加构成一个四位二进制数相加 的电路的电路S0S1S2C3A2 B2A1

28、 B12Ci 2S 1Ci 1S2A 2B 2Ci-1 1A 1B 1Ci-174LS1832Ci 2S 1Ci 1S2A 2B 2Ci-1 1A 1B 1Ci-174LS183S3A0 B0A3 B3 74LS183是加法器集成电路组件,含是加法器集成电路组件,含有两个独立的全加器。有两个独立的全加器。第第1111章章1111 4 4编码:编码:用数字或符号来表示某一对象或信号的过程称用数字或符号来表示某一对象或信号的过程称 为编码。为编码。n位二进制代码可以表示位二进制代码可以表示2n个信号个信号8421编码:编码:将十进制的十个数将十进制的十个数0、1、29编成编成 二进制二进制 的的8

29、421(BCD码)码)代码,又称二代码,又称二十进制十进制 编码。编码。0000 1001每位的权:每位的权:23、22、21、2012.5 编码器编码器第第1111章章1111 5 5对象对象 代码代码编编码码器器&+5VR 10DCBA0 1 2 3 4 5 6 7 8 9 0111DCBA=0111第第1111章章1111 5 5数字集成编码器数字集成编码器T1147T114716 15 14 13 12 11 10 91 2 3 4 5 6 7 8 I4 I5 I6 I7 I8 Y2 Y1 地地 VCC N Y3 I3 I2 I1 I0 Y0I1 I9:信号信号输入端输入端 低电平有效

30、低电平有效Y0Y3:信号输出端信号输出端 以反码形式以反码形式 输出输出第第1111章章1111 5 5 译码是编码的反过程,将二进制代码按编码时的译码是编码的反过程,将二进制代码按编码时的原意翻译成有特定意义的输出量原意翻译成有特定意义的输出量。(一)二进制译码器(一)二进制译码器若输入变量的数目为若输入变量的数目为n,则输出端的数目,则输出端的数目N=2n例如:例如:2线线4线译码器、线译码器、3线线8线译码器、线译码器、4线线16线译码器等。线译码器等。现以现以2线线4线译码器为例说明线译码器为例说明 如输入的信号是两位数的二进制数,它有四种组合,如输入的信号是两位数的二进制数,它有四种

31、组合,共有四种输出状态。共有四种输出状态。12.6 译码器译码器第第1111章章1111 6 6代码代码 对象对象(一)二进制译码器(一)二进制译码器A1、A2:输入端:输入端F0F3:输出端:输出端E:使能端:使能端译码器真值表译码器真值表E A1 A2 F0 F1 F2F3 1 1 1 1 1 0 0 0 0 1 1 1 0 0 1 1 0 1 1 0 1 0 1 1 0 1 0 1 1 1 1 1 0 第第1111章章1111 6 6&11111A1A2EF0F1F2F33线线8线译码器线译码器74LS1381 2 3 4 5 6 7 8 A0 A 1 A2 SB SC SA Y7 地地

32、 VCC Y0 Y1 Y2 Y3 Y4 Y5 Y674LS13816 15 14 13 12 11 10 91 2 3 4 5 6 7 874LS138管脚图管脚图A2 A0是译码器输入端,是译码器输入端,Y0 Y7是译码器输出端。是译码器输出端。且低电平有效。且低电平有效。SC SB SA为三个使能输入端,只有为三个使能输入端,只有当它们分别为当它们分别为0、0、1,译码器才正常译码;否则,译码器才正常译码;否则不论不论A2 A0为何值,为何值,Y0 Y7都输出高电平。都输出高电平。第第1111章章1111 6 6A2 A1 A0 Y0Y2Y5Y4Y1Y3Y6Y774LS138 真值表真值表

33、0000111000111101001011010 1 1 1 1 1 1 11 0 1 1 1 1 1 11 1 0 1 1 1 1 11 1 1 0 1 1 1 11 1 1 1 0 1 1 11 1 1 1 1 0 1 11 1 1 1 1 1 0 11 1 1 1 1 1 1 0Y0=A2A1A0 Y1A2A1A0 =Y2=A2A1A0 Y7=A2A1A0 SCSASB+1 01 01 01 01 01 01 01 0 10 1 1 1 1 1 1 1 11 1 1 1 1 1 1 1第第1111章章1111 6 61A0 A2 A2 A2 A1 11A1 A1 A0 A0&Y0=A2

34、A1A0&.&Y7=A2A1A0 Y1A2A1A0 =当当SA=1、SB=SC=0时,才正常译码。时,才正常译码。1SASBSCG1第第1111章章1111 6 6 任何一个三输入变量的逻辑函数都可以用任何一个三输入变量的逻辑函数都可以用74LS138和一个与非门来实现。和一个与非门来实现。例:用例:用74LS138实现实现Y=AB+BC Y=AB(C+C)+BC(A+A)=ABC+ABC+ABC=ABC+ABC+ABC=ABC ABC ABC=Y3Y6Y774LS138A0 A2 A1 A B CSASBSC1Y3Y6Y7&Y第第1111章章1111 6 6例:用例:用74LS138构成八路

35、数据分配器。构成八路数据分配器。DY0Y5Y4Y1Y3Y6Y7A2 A1 A0=010 当当SA=1,SB=0,Y2Y2=0如果如果D=0,即即SC=0,正常译码正常译码,Y2=1如果如果D=1,即即SC=1,不译码不译码,所以所以Y2=D74LS138A0 A2 A1 SASBSC1Y6Y7DA2 A1 A0 Y0Y1.数据数据输入输入选择控制端选择控制端A2A1A0第第1111章章1111 6 6(二)显示译码器(二)显示译码器abfgecdf g a be d c +a b c d e f ga b c d e f g+1 1 数码显示器数码显示器:用来显示数字、文字或符号。:用来显示数

36、字、文字或符号。共阴极接法共阴极接法共阳极接法共阳极接法半导体数码管半导体数码管第第1111章章1111 6 674LS24816 15 14 13 12 11 10 91 2 3 4 5 6 7 8A1 A2 LT IB/YBR IBR A3 A0 地地 VCC Yf Yg Ya Yb Yc Yd YeYaYg:译码器输出端,译码器输出端,与共阴极半导体与共阴极半导体 数码管中对应字数码管中对应字 段段a a g g的管脚相连。的管脚相连。2.74LS248七段字形显示译码器七段字形显示译码器 显示译码器有四个输入端,七个输出端。它将显示译码器有四个输入端,七个输出端。它将8421码译成七个

37、码译成七个输出信号以驱动七段输出信号以驱动七段LED显示器。显示器。IBR:灭零输入端灭零输入端YBR:灭零输出端灭零输出端LT:灯测试输入端灯测试输入端IB:灭灯输入端当灭灯输入端当I IB B=1=1 时译码器正常译时译码器正常译 码,显示器正常显码,显示器正常显 示。示。I IB B=0=0时,译码时,译码 停止。停止。A3 A0:8421码输入端。码输入端。第第1111章章1111 6 674LS248七段字形显示译码器的真值表七段字形显示译码器的真值表A3 A2 A1 A0 Ya Yb Yc Yd Ye Yf Yg 显示显示字形字形0 0 0 01 1 1 1 1 1 00 0 0 10 1 1 0 0 0 0.1 0 0 01 1 1 1 1 1 11 0 0 11 1 1 0 1 1 12.74LS248七段字形显示译码器七段字形显示译码器第第1111章章1111 6 6A3A2A1A0Ya aYb bYc cYd dYe eYf f Yg gabcdefgR+5V74LS248数码管数码管A3A2A1A074LS248与数码管的连接与数码管的连接2.74LS248七段字形显示译码器七段字形显示译码器第第1111章章1111 6 6作业作业:12.4.1

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育专区 > 大学资料

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知得利文库网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号-8 |  经营许可证:黑B2-20190332号 |   黑公网安备:91230400333293403D

© 2020-2023 www.deliwenku.com 得利文库. All Rights Reserved 黑龙江转换宝科技有限公司 

黑龙江省互联网违法和不良信息举报
举报电话:0468-3380021 邮箱:hgswwxb@163.com