第2章 基本组成电路精选PPT.ppt

上传人:石*** 文档编号:87543535 上传时间:2023-04-16 格式:PPT 页数:69 大小:3.02MB
返回 下载 相关 举报
第2章 基本组成电路精选PPT.ppt_第1页
第1页 / 共69页
第2章 基本组成电路精选PPT.ppt_第2页
第2页 / 共69页
点击查看更多>>
资源描述

《第2章 基本组成电路精选PPT.ppt》由会员分享,可在线阅读,更多相关《第2章 基本组成电路精选PPT.ppt(69页珍藏版)》请在得力文库 - 分享文档赚钱的网站上搜索。

1、第2章 基本组成电路第1页,此课件共69页哦2 2存储器存储器 触发器触发器微型计算机的基本组成电路寄存器寄存器算术逻辑单元算术逻辑单元1 14 47 73 3三态输出电路三态输出电路5 56 6译码器译码器 存储器存储器 总线结构总线结构 第2页,此课件共69页哦1 1 1 1 算术逻辑单元算术逻辑单元算术逻辑单元算术逻辑单元算术逻辑单元算术逻辑单元ALUALU既能进行二进制数的四则运算,也能进既能进行二进制数的四则运算,也能进行布尔代数的逻辑运算。行布尔代数的逻辑运算。ALUALU的符号如下图所示。的符号如下图所示。A A和和B B为两个二进制数,为两个二进制数,S S为其运算结果,为其运

2、算结果,controlcontrol为控制信号。为了不使初为控制信号。为了不使初学者陷入复杂的电路分析学者陷入复杂的电路分析之中,我们不打算在逻辑之中,我们不打算在逻辑运算问题上开展讨论。仅运算问题上开展讨论。仅讨论一下加减算术运算。讨论一下加减算术运算。第3页,此课件共69页哦1 1 1 1 算术逻辑单元算术逻辑单元算术逻辑单元算术逻辑单元(1)(1)二进制数的相加二进制数的相加例例1 1 两个二进制数相加的几个算式:两个二进制数相加的几个算式:第4页,此课件共69页哦1 1 1 1 算术逻辑单元算术逻辑单元算术逻辑单元算术逻辑单元左上式中,加数左上式中,加数A A和被加数和被加数B B都是

3、都是1 1位数,其和位数,其和S S变成变成2 2位数,这是因为位数,这是因为相加结果产生进位之故。相加结果产生进位之故。右上式中,右上式中,A A和和B B都是都是2 2位数,相加结果位数,相加结果S S也是也是2 2位数,因为相加结果不位数,因为相加结果不产生进位。产生进位。左下式中,左下式中,A A和和B B都是都是2 2位数,相加结果位数,相加结果S S是是3 3位数,这也是产生了进位位数,这也是产生了进位之故。之故。右下式中,是左下式的另一种写法,以便看出右下式中,是左下式的另一种写法,以便看出“进位进位”究竟是什么究竟是什么意义。第意义。第1 1位位(或称或称0 0权位权位)是不可

4、能有进位的,要求参与运算的就只是不可能有进位的,要求参与运算的就只有两个数有两个数A0A0和和B0B0,其结果为,其结果为S0S0。第。第2 2位位(或称或称1 1权位权位)就是就是3 3个数个数A1A1,B1B1及及C1C1参与运算了。其中参与运算了。其中C1C1是由于第是由于第1 1位相加的结果产生的进位相加的结果产生的进位。此位。此3 3个数相加的结果其总和为个数相加的结果其总和为S1=1S1=1,同时又产生进位,同时又产生进位C2C2,送入,送入下一位下一位(第第3 3位位)。第。第3 3位位(或称或称2 2权位权位)也是也是3 3个数个数A2A2,B2B2及及C2C2参加参加运算。由

5、于运算。由于A2A2及及B2B2都是都是0 0,所以,所以C2C2即等于第即等于第3 3位的相加结果位的相加结果S2S2。第5页,此课件共69页哦1 1 1 1 算术逻辑单元算术逻辑单元算术逻辑单元算术逻辑单元从以上几算式的分析可得出下列结论:从以上几算式的分析可得出下列结论:两个二进制数两个二进制数A=A3A2A1A0A=A3A2A1A0,B=B3B2B1B0B=B3B2B1B0相加时,可以逐位相加。则从最相加时,可以逐位相加。则从最右边第右边第1 1位位(即即0 0权位权位)开始,逐位相加,其结果可以写成:开始,逐位相加,其结果可以写成:S=S3S2S1S0S=S3S2S1S0其中各位是分

6、别求出的:其中各位是分别求出的:A0+B0C1S0,A1+B1+C1C2S1,A2+B2+C2C3S2,A3+B3+C3C4S3A0+B0C1S0,A1+B1+C1C2S1,A2+B2+C2C3S2,A3+B3+C3C4S3最后所得的和是:最后所得的和是:C4S3S2S1S0C4S3S2S1S0右边第右边第1 1位相加的电路要求:位相加的电路要求:输入量为两个,即输入量为两个,即A0A0及及B0B0;输出量为两个,即;输出量为两个,即S0S0及及C1C1。这样的一个二进制位相加的电路称为半加器这样的一个二进制位相加的电路称为半加器(half adder)(half adder)。从右边第从右边

7、第2 2位开始,各位可以对应相加。各位对应相加时的电路要求:位开始,各位可以对应相加。各位对应相加时的电路要求:输入量为输入量为3 3个,即个,即Ai,Bi,CiAi,Bi,Ci;输出量为两个,即;输出量为两个,即Si,Ci+1Si,Ci+1。这样的一个二进制位相加的电路称为全加器这样的一个二进制位相加的电路称为全加器(full adder)(full adder)。第6页,此课件共69页哦1 1 1 1 算术逻辑单元算术逻辑单元算术逻辑单元算术逻辑单元(2 2)半加器)半加器仅考虑加数和被加数而不考虑低位进位的加法运算即为半加。能实现半加逻仅考虑加数和被加数而不考虑低位进位的加法运算即为半加

8、。能实现半加逻辑功能的电路即为半加器。辑功能的电路即为半加器。如果如果AiAi、BiBi是两个相加的是两个相加的1 1位二进制数,位二进制数,SiSi是半加和,是半加和,CiCi是半加进位,是半加进位,那么根据半加器的功能可列出如下表所示的真值表。那么根据半加器的功能可列出如下表所示的真值表。由真值表可直接写出逻辑表达式为由真值表可直接写出逻辑表达式为由此画出半加器的电路如右图所示。由此画出半加器的电路如右图所示。第7页,此课件共69页哦1 1 1 1 算术逻辑单元算术逻辑单元算术逻辑单元算术逻辑单元(3 3)全加器)全加器不仅考虑加数和被加数,而且考虑低位进位的加法运算即为全加。能不仅考虑加

9、数和被加数,而且考虑低位进位的加法运算即为全加。能实现全加逻辑功能的电路即为全加器。加数、被加数和来自低位的实现全加逻辑功能的电路即为全加器。加数、被加数和来自低位的进位三者中,如果进位三者中,如果1 1的个数为奇数则其和为的个数为奇数则其和为1 1;如果;如果1 1的个数多于的个数多于1 1个,个,则要向其高位的进位为则要向其高位的进位为1 1。所以可以直接写出逻辑表达式。所以可以直接写出逻辑表达式。如果用如果用A Ai i、B Bi i表示表示A A、B B两个数中的第两个数中的第i i位,用位,用C Ci i表示来自低位(第表示来自低位(第i i-1-1位)位)的进位,用的进位,用S S

10、i i表示全加和,用表示全加和,用C Ci+1i+1表示送给高位(第表示送给高位(第i i+1+1位)的进位,位)的进位,那么全加器的逻辑表达式为那么全加器的逻辑表达式为由此画出全加器的电路如右图所示。由此画出全加器的电路如右图所示。第8页,此课件共69页哦1 1 1 1 算术逻辑单元算术逻辑单元算术逻辑单元算术逻辑单元(4 4)半加器及全加器的逻辑符号)半加器及全加器的逻辑符号半加器及全加器的逻辑符号如下图所示。半加器及全加器的逻辑符号如下图所示。第9页,此课件共69页哦1 1 1 1 算术逻辑单元算术逻辑单元算术逻辑单元算术逻辑单元(5 5)二进制数的加法电路)二进制数的加法电路设设A=1

11、010B=10,B=1011B=11A=1010B=10,B=1011B=11则可安排如下图所示的加法电路。则可安排如下图所示的加法电路。A A与与B B相加,写成竖式算法如右下:相加,写成竖式算法如右下:即其相加结果为即其相加结果为S=10101S=10101。从加法电路,可看到同样的结果:从加法电路,可看到同样的结果:S=C4S3S2S1S0=10101BS=C4S3S2S1S0=10101B第10页,此课件共69页哦1 1 1 1 算术逻辑单元算术逻辑单元算术逻辑单元算术逻辑单元(6)(6)二进制数的减法运算二进制数的减法运算在微型计算机中,没有专用的减法器,而是将减法运算改变为加法在微

12、型计算机中,没有专用的减法器,而是将减法运算改变为加法运算。其原理是:将减号及减数运算。其原理是:将减号及减数B B视为负数,再与被减数视为负数,再与被减数A A相加,相加,即即A-B=A+(-B)A-B=A+(-B),其和,其和(如有进位的话,则舍去进位如有进位的话,则舍去进位)就是两数之就是两数之差。当符号数采用补码表示时,就可以将减法运算转换为加法差。当符号数采用补码表示时,就可以将减法运算转换为加法运算。运算。第11页,此课件共69页哦1 1 1 1 算术逻辑单元算术逻辑单元算术逻辑单元算术逻辑单元例例2 2 求求8-48-4解:因为解:因为 8=1000B8=1000B 4=0100

13、B 4=0100B -4=1100B -4=1100B于是于是 8-48-4 =1000B+1100B =1000B+1100B =1 0100 =1 0100 =0100B =0100B =4 =4第12页,此课件共69页哦1 1 1 1 算术逻辑单元算术逻辑单元算术逻辑单元算术逻辑单元例例3 3 求求0FH-0AH 0FH-0AH (即求(即求1515减减1010之差)之差)解:因为解:因为 0FH=0000 1111B0FH=0000 1111B 0AH=0000 1010B 0AH=0000 1010B -0AH=1111 0110B -0AH=1111 0110B所以所以 0FH-0

14、AH0FH-0AH =00001111B+11110110B =00001111B+11110110B =1 0000 0101B =1 0000 0101B =0000 0101B =0000 0101B =5 =5第13页,此课件共69页哦1 1 1 1 算术逻辑单元算术逻辑单元算术逻辑单元算术逻辑单元例例4 4 求求64-1064-10解:因为解:因为 64-10=64+(-10)64-10=64+(-10)64=40H=0100 0000B64=40H=0100 0000B10=0AH=0000 1010B10=0AH=0000 1010B-10=1111 0110B-10=1111

15、0110B做减法运算过程如下:做减法运算过程如下:做加法运算过程如下:做加法运算过程如下:结果相同,其真值为:结果相同,其真值为:5454(36H=30H+6=48+636H=30H+6=48+6)。)。第14页,此课件共69页哦1 1 1 1 算术逻辑单元算术逻辑单元算术逻辑单元算术逻辑单元(7)(7)可控反相器及加法减法电路可控反相器及加法减法电路利用补码可将减法变为加法来运算,因此需要有这么一个电路,它能将利用补码可将减法变为加法来运算,因此需要有这么一个电路,它能将能执行求反操作并使其最低位加能执行求反操作并使其最低位加1 1。下图所示的可控反相器就是为了对一个二进制数执行求反操作而设

16、计的。下图所示的可控反相器就是为了对一个二进制数执行求反操作而设计的。这实际上是一个异或门,两输入端的异或门的特点是:两者相同则输这实际上是一个异或门,两输入端的异或门的特点是:两者相同则输出为出为0 0,两者不同则输出为,两者不同则输出为1 1。如将。如将SUBSUB端看作控制端,则当在端看作控制端,则当在SUBSUB端端加上低电位时,加上低电位时,Y Y端的电平就和端的电平就和B0B0端的电平相同。在端的电平相同。在SUBSUB端加上高端加上高电平,则电平,则Y Y端的电平和端的电平和B0B0端的电平相反。端的电平相反。第15页,此课件共69页哦1 1 1 1 算术逻辑单元算术逻辑单元算术

17、逻辑单元算术逻辑单元利利用用这这个个特特点点,在在4 4位位二二进进制制数数加加法法电电路路上上增增加加4 4个个可可控控反反相相器器并并将将最最低低位位的的半半加加器器也也改改用用全全加加器器,就就可可以以得得到到如如下下图图所所示示的的4 4位位二二进进制制数数加加法法器器减减法法器器电电路路了了,因因为为这这个个电电路路既既可可以以作作为为加加法法器器电电路路(当当SUB=0)SUB=0),又可以作为减法器电路,又可以作为减法器电路(当当SUB=1)SUB=1)。第16页,此课件共69页哦1 1 1 1 算术逻辑单元算术逻辑单元算术逻辑单元算术逻辑单元如果有下面两个二进制数:如果有下面两

18、个二进制数:A=A3A2A1A0A=A3A2A1A0B=B3B2B1B0B=B3B2B1B0则可将这两个数的各位分别送入该电路的对应端,于是:则可将这两个数的各位分别送入该电路的对应端,于是:当当SUB=0SUB=0时,电路作加法运算:时,电路作加法运算:A+BA+B。当当SUB=1SUB=1时,电路作减法运算:时,电路作减法运算:A-BA-B。当当SUB=0SUB=0时,各位的可控反相器的输出与时,各位的可控反相器的输出与B B的各位同相,所以其和的各位同相,所以其和为:为:C4S=C4S3S2S1S0C4S=C4S3S2S1S0。当当SUB=1SUB=1时,各位的反相器的输出与时,各位的反

19、相器的输出与B B的各位反相。注意,最右边第的各位反相。注意,最右边第一位一位(即即S0S0位位)也是用全加器,其进位输入端与也是用全加器,其进位输入端与SUBSUB端相连,因此其端相连,因此其C0=SUB=1C0=SUB=1。所以此位相加即为:。所以此位相加即为:其他各位为:其他各位为:因此其总和输出因此其总和输出S=S3S2S1S0S=S3S2S1S0即:即:当然,此时当然,此时C4C4如不等于如不等于0 0,则要被舍去。,则要被舍去。第17页,此课件共69页哦2.1 RS2.1 RS触发器触发器RSRS触发器是组成其它触发器的基础,可以用与逻辑组成,也可以用或逻触发器是组成其它触发器的基

20、础,可以用与逻辑组成,也可以用或逻辑组成。辑组成。用与逻辑组成的用与逻辑组成的RSRS触发器及逻辑符号如下图所示,触发器及逻辑符号如下图所示,RSRS触发器有两个信号输触发器有两个信号输入端入端 端和端和 端,端,称为置称为置0 0端,端,称为置称为置1 1端。端。R R和和S S上面的非号和逻辑符上面的非号和逻辑符号中的小圆圈表示置号中的小圆圈表示置1 1和置和置0 0信号都是低电平起作用即低电平有效,它表信号都是低电平起作用即低电平有效,它表示只有输入到该端的信号为低电平时才有信号,否则无信号。示只有输入到该端的信号为低电平时才有信号,否则无信号。2 2 触发器触发器第18页,此课件共69

21、页哦2 触发器2.2 D触发器D触发器和带预置、复位输入的D触发的逻辑符号如下图所示。D触发器有2个互补输出端Q和 。时钟输入端有小圆圈表示下降沿触发,若无小圆圈表示上升沿触发。CP的有效沿时刻的激励信号D被Q端锁存。置位端和复位端是异步输入端,异步输入端的小圆圈表示低电平有效,若无小圆圈则表示高电平有效。第19页,此课件共69页哦2 触发器2.3 JK触发器JK触发器的逻辑符号如下图所示。JK触发器同D触发器一样有2个互补输出端,不同的是JK触发器3个输入信号,一个输入信号是时钟信号CP,另二个是激励信号J和K。第20页,此课件共69页哦3 寄存器 寄存器(register)是由触发器组成的

22、。一个触发器就是一个一位寄存器。由多个触发器可以组成一个多位寄存器。寄存器由于其在计算机中的作用之不同而具有不同的功能,从而被命名为不同的名称。常见的寄存器有:缓冲寄存器用以暂存数据;移位寄存器能够将其所存的数据一位一位地向左或向右移;计数器一个计数脉冲到达时,会按二进制数的规律累计脉冲数;累加器用以暂存每次在ALU中计算的中间结果。第21页,此课件共69页哦3.1 缓冲寄存器缓冲寄存器用于暂存某个数据,以便在适当的时间节拍和给定的计算步骤将数据输入或输出到其他记忆元件中去。4位缓冲寄存器电路如下图所示。3 寄存器第22页,此课件共69页哦 其基本工作原理为:设有一个二进制数,共有4位数:X=

23、X3X2X1X0 要存到这个缓冲寄存器(buffer)中,此寄存器是由4个D触发器组成的。将X0,X1,X2,X3分别送到各个触发器的D0,D1,D2,D3端去,只要CLK的上升沿还未到来,则Q0,Q1,Q2,Q3就不受X0,X1,X2,X3的影响而保持其原有的数据。只有当CLK的上升沿来到时,Q0,Q1,Q2,Q3才接受D0,D1,D2,D3的影响,而变成:Q0=X0 Q1=X1 Q2=X2 Q3=X3 结果就是:Q=Q3Q2Q1Q0=X3X2X1X0=X。这就叫做将数据X装到寄存器中去了。如要将此数据送至其他记忆元件去,则可由Y0,Y1,Y2,Y3各条引线引出去。3 寄存器第23页,此课件

24、共69页哦缓冲寄存器的数据X输入到Q只是受CLK的节拍管理,即只要一将X各位加到寄存器各位的D输入端,时标节拍一到,就会立即送到Q去。这有时是不利而有害的,因为也许我们还想让早已存在其中的数据多留一些时间,但由于不可控之故,在CLK正前沿一到就会立即被来到门口的数据X替代掉。为此,我们必须为这个寄存器增设一个可控的“门”。这个“门”的基本原理如下图所示,它是由两个与门一个或门以及一个非门所组成的。3 寄存器第24页,此课件共69页哦在X0端送入数据(0或1)后,如LOAD端(以下简称为L端)为低电位,则右边的与门被阻塞,X0过不去,而原来已存在此位中的数据由Q0送至左边的与门。此与门的另一端输

25、入从非门引来的与L端反相的电平,即高电位。所以Q0的数据可以通过左边的与门,再经或门而送达D0端。这就形成自锁,即既存的数据能够可靠地存在其中而不会丢失。如L端为高电位,则左边与门被阻塞而右边与门可让X0通过,这样Q0的既存数据不再受到自锁,而X0可以到达D0端。只要CLK的上升沿一到达,X0即被送到Q0去,这时就叫做装入(LOAD)。一旦装入之后,L端又降至低电平,则利用左边的与门,X0就能自锁而稳定地存在Q0中。我们称这个“门”为“L门”;要记住“L门”的电路结构及其作用:高电平时使数据装入,低电平时,数据自锁在其中。3 寄存器第25页,此课件共69页哦对于多位的寄存器,每位各自有一套“L

26、门”电路。不过只用一个非门,并且只有一个LOAD输入端,该电路就是可控缓冲寄存器。可控缓冲寄存器的电路和逻辑符号如下图所示,LOAD为其控制门,而CLR为高电平时则可用以清除,使其中各位变为0。3 寄存器第26页,此课件共69页哦 3.2 移位寄存器(shifting register)移位寄存器能将其所存储的数据逐位向左或向右移动,以达到计算机在运行过程中所需的功能,例如用来判断最左边的位是0或1等。电路原理图如下图所示。以左移寄存器(上图)为例说明移位寄存器的工作原理。当Din=1而送至最右边的第1位时,D0即为1,当CLK的上升沿到达时,Q0即等于1。同时第2位的D1也等于1。当CLK第

27、2个上升沿到达时,Q1也等于1。结果可得下列的左移过程:3 寄存器第27页,此课件共69页哦CLK上升沿未到Q=Q3Q2Q1Q0=0000第1上升沿来到Q=0001第2上升沿来到Q=0011第3上升沿来到Q=0111第4上升沿来到Q=1111第5上升沿来到,如此时Din仍为1,则Q不变,仍为1111。当Q=1111之后,使Din=0,则结果将是把0逐位左移。第1上升沿来到Q=1110第2上升沿来到Q=1100第3上升沿来到Q=1000第4上升沿来到Q=0000由此可见,在左移寄存器中,每个时钟脉冲都要把所储存的各位向左移动一个数位。3 寄存器第28页,此课件共69页哦可控移位寄存器和缓冲寄存器

28、一样,在整机运行中,移位寄存器也需要另有控制电路,以保证其在适当时机才参与协调工作。和可控缓冲寄存器一样,只要在每一位的电路上增加一个LOAD门(L门)即可以达到控制的目的。可控移位寄存器的符号如下图所示,其中新出现的符号的意义是:SHL左移(shift to the left)SHR右移(shift to the right)3 寄存器第29页,此课件共69页哦3.3 计数器(counter)计数器也是由若干个触发器组成的寄存器,它的特点是能够把存储在其中的数字加1。计数器的种类很多,有行波计数器、同步计数器、环形计数器和程序计数器等。1.行波计数器(travelling wave coun

29、ter)行波计数器的特点是:第1个时钟脉冲促使其最低有效位(least significant bit,LSB)加1,由0变1。第2个时钟脉冲促使最低有效位由1变0,同时推动第2位,使其由0变1。同理,第2位由1变0时又去推动第3位,使其由0变1,这样有如水波前进一样逐位进位下去。下图就是由JK触发器组成的行波计数器的工作原理图。3 寄存器第30页,此课件共69页哦图中的各位的J,K输入端都是悬浮的,这相当于J,K端都是置1的状态,亦即是各位都是翻转触发器。该电路是异步时序电路,且各位触发器只要其时钟脉冲的下降沿一到就会翻转,即其Q由0转为1或由1转为0。因此,可得计数步骤如下:3 寄存器第3

30、1页,此课件共69页哦开始时CLR由高电位变至低电位,计数器全部清除,所以:Q=Q3Q2Q1Q0=0000第1个时钟的下降沿致使Q=0001第2个时钟的下降沿到Q=0010第3个时钟的下降沿到Q=0011第4个时钟的下降沿到Q=0100第5个时钟的下降沿到Q=0101第15个时钟的下降沿到Q=1111第16个时钟的下降沿到Q=0000因此这个计数器可以计由0至15的16个数。如果要计的数更多,就需要更多的位,即更多的JK触发器来组成计数器。如8位JK触发器可计由0至255的256个数,16位JK触发器则可计由0至65 535的65536个数。3 寄存器第32页,此课件共69页哦行波计数器的J,

31、K输入端是悬浮的,所以每次时钟脉冲到时,它都要翻转一次。下图中的各个J,K输入端连在一起引出来,由计数控制端COUNT的电位信号来控制。当COUNT为高电位时,JK触发器才有翻转的可能。当COUNT为低电位时就不可能翻转。该电路就是可控计数器,如下图所示。3 寄存器可控计数器的符号如右图所示。第33页,此课件共69页哦2.同步计数器(synchronous counter)行波计数器的工作原理是在时钟边缘到来时开始计数,由右边第一位(LSB)开始,如有进位的话则要一位一位的推进。而每一位触发器都需要建立时间tp(tp约为10纳秒)。如果是16位的计数器,则最大可能的计一个数的时间为160纳秒,

32、这就显得太慢了。同步计数器是将时钟脉冲同时加到各位的触发器的时钟输入端,而将前一位的输出端(Q)接到下一位的JK端去。这样可以使计数器计数时间只相当于一个触发器的建立时间tp,所以同步计数器在很多微型机中常被使用。3 寄存器第34页,此课件共69页哦3.环形计数器(ring counter)环形计数器也是由若干个触发器组成的。不过,环形计数器仅有唯一的一位为1,其他各位为0。下图是由D触发器组成环形计数器的电路。当CLR端有高电位输入时,Q=0001。因此,D1也等于1,而D0=D2=D3=0。在时钟脉冲的上升沿来到时,则Q=0010;第2个时钟脉冲的上升沿来到时,Q=0100。这样,随着时钟

33、脉冲而各位轮流置1,并且是在Q=1000之后;又回到Q=0001。这就形成环形置位,所以称为环形计数器。环形计数器不是用来计数用,而是用来发出顺序控制信号的,这在计算机的控制器中是一个很重要的部件。3 寄存器第35页,此课件共69页哦4.程序计数器(program counter)程序计数器也是一个行波计数器(也可用同步计数器)。不过它不但可以从0开始计数,也可以将外来的数装入其中,这就需要一个COUNT输入端,也要有一个“L门”,程序计数器的符号如下图所示。3 寄存器第36页,此课件共69页哦3 寄存器3.4 累加器累加器也是一个由多个触发器组成的多位寄存器,累加器的英文为accumulat

34、or,译作累加器,似乎容易产生误解,以为是在其中进行算术加法运算。其实它不进行加法运算,而是作为ALU运算过程的代数和的临时存储处。这种特殊的寄存器在微型计算机的数据处理中担负着重要的任务。累加器除了能装入及输出数据外,还能使存储其中的数据左移或右移,所以它又是一种移位寄存器。累加器的符号如下图所示。第37页,此课件共69页哦4 三态输出电路由于记忆元件是由触发器组成的,而触发器只有两个状态:0和1,所以每条信号传输线只能传送一个触发器的信息(0或1)。如果一条信号传输线既能与一个触发器接通,也可以与其断开而与另外一个触发器接通,则一条信息传输线就可以传输随意多个触发器的信息了。三态输出电路(

35、或称三态门)就是为了达到这个目的而设计的。三态输出电路可以由两个或非门和两个NMOS晶体管(T1,T2)及一个非门组成,如下图所示。第38页,此课件共69页哦4 三态输出电路当选通端(E端)为高电位时,通过非门而加至两个或非门的将为低电位,则两个或非门的输出状态将决定于A端的电位。当A为高电位,G2就是低电位,而G1为高电位,因而T1导通而T2截止,所以B端也呈现高电位(VBVDD);当A为低电位,G2将呈现高电位而G1为低电位,因而T1截止而T2导通,所以B也呈现低电位(VB0)。这就是说,在E端为高电位时A的两种可能电平(0和1)都可以顺利地通到B输出去,即E=1时,B=A。当E端为低电位

36、时,通过非门加至两个或非门的将为高电位。此时,无论A为高或低电位,两个或非门的输出都是低电位,即G1与G2都是低电位。所以T1和T2同时都是截止状态。这就是说,在E端为低电位时,A端和B端是不相通的,即它们之间存在着高阻状态。第39页,此课件共69页哦4 三态输出电路上图所示电路称为单向三态输出电路。有时需要双向输出时,一般可以用两个单向三态输出电路来组成,如下图所示。A为某个电路装置的输出端,C为其输入端。当EOUT=1时,B=A,即信息由左向右传输;EIN=1时,C=B,即信息由右向左传输。三态门(E门)和装入门(L门)一样,都可加到任何寄存器(包括计数器和累加器)电路上去。这样的寄存器就

37、称为三态缓冲寄存器。L门专管对寄存器的装入数据的控制,而E门专管由寄存器输出数据的控制。有了L门和E门就可以利用总线结构,使计算机的信息传递的线路简单化,控制器的设计也更为合理而易于理解了。第40页,此课件共69页哦5 总线结构总线结构的原理图如下图所示。第41页,此课件共69页哦5 总线结构设A、B、C和D 4个4位三态缓冲寄存器都带有L门和E门。如果将各个寄存器的L门和E门按次序排成一列,则可称其为控制字CON。控制字中哪些位为高电平,哪些位为低电平,将由控制器通过控制总线发出并送到各个寄存器上去。为了避免数据在数据总线中乱窜,必须规定在某一时钟节拍,只有一个寄存器的L门和另一寄存器的E门

38、为高电位;其余的门则必须为低电位。这样,E门为高电位的寄存器的数据就可以流入到L门为高电位的寄存器中去。例如:CON=10010000数据由BACON=01100000数据由ABCON=01001000数据由ACCON=01000010数据由ADCON=00100001数据由DBCON=10000100数据由CA(CON=LAEALBEBLCECLDED)第42页,此课件共69页哦6 译码器在计算机中常常需要将一种代码翻译成控制信号,或在一组信息中取出所需要的一部分信息,能完成这种功能的逻辑部件称为译码器。-译码器如下图所示。当=0时,输出均为,即译码器没有工作。当E=1时,译码器进行译码输出

39、:A1A0=00,则只有 =0A1A0=01时,只有 =0A1A0=10时,只有 =0A1A0=11时,只有 =0。可见,输入的代码不同,译码器的输出状态也就不同,从而完成了把输入代码翻译成对应输出线上的控制信号。第43页,此课件共69页哦6 译码器集成译码器74LS138是3-8译码器,它有3个输入端、3个控制端及8个输出端,138的功能如下表所示。只有当控制端为100时,才会在输出的某一端(由输入端C、B、A的状态决定)输出低电平信号,其余的输出端仍为高电平。第44页,此课件共69页哦7 存储器7.1 存储器概述存储器(memory)是计算机的主要组成部分。它既可用来存储数据,也可用以存放

40、计算机的运算程序。存储器由寄存器组成,可以看做一个寄存器堆,每个存储单元实际上相当于一个缓冲寄存器。每个存储单元所存储的内容称为一个字(word)。一个字由若干位(bit)组成。比如8个记忆元件的存储单元就是一个8位的记忆字称为一个字节(byte),由16个记忆单元组成的存储单元就是一个16位的记忆字(由两个字节组成)。一个存储器可以包含数以千计的存储单元。所以,一个储存器可以存储很多数据,也可以存放很多计算步骤称为程序(program)。为了便于存入和取出,每个存储单元必须有一个固定的地址。因此,存储器的地址也必定是数以千计的。为了减少存储器向外引出的地址线,在存储器内部都自带有译码器。根据

41、二进制编码译码的原理,除地线公用之外,n根导线可以译成2n个的地址,见下表。第45页,此课件共69页哦存储器(memory)是计算机的主要组成部分。它既可用来存储数据,也可用以存放计算机的运算程序。存储器由寄存器组成,存储器的每个存储单元实际上相当于一个缓冲寄存器。每个存储单元所存储的内容称为字。字由若干位(bit)组成。如8个记忆元件的存储单元就是8位的记忆字,称为字节(byte);由16个记忆单元的存储单元就是16位的记忆字(由两个字节组成)。存储器可以包含数以千计的存储单元。所以,储存器可以存储很多数据,也可以存放很多计算步骤称为程序(program)。为了便于存入和取出,每个存储单元必

42、须有一个固定的地址。为了减少存储器向外引出的地址线,组成存储器的存储器芯片内部都自带有译码器。根据二进制编码译码的原理,除地线公用之外,n根地址线可以译成2n个的地址,见下表。地址线数地址线数 1 2 3 4 1 2 3 4 8 9 10 11 12 13 14 15 16 8 9 10 11 12 13 14 15 16 地址数地址数 2 4 8 16 2 4 8 16 256 512 1K 2K 4K 8K 16K 32K 64K 256 512 1K 2K 4K 8K 16K 32K 64K存储器存储器存储器存储器第46页,此课件共69页哦存储器存储容量是存储器的主要性能指标,用其存储的

43、二进制位信息量描述存储容量,表示为:存储容量=字数字长。字数即存储器的地址数或者存储单元数,字长即记忆字的二进制位数。根据使用不同,存储器分为两大类:只读存储器(ROM)和随机存取存储器(RAM)。(1)只读存储器这是用以存放固定程序的存储器,一旦程序存放进去之后,即不可改变。也就是说,不能再“写”入新的字节,而只能从中“读”出其所存储的内容,因此称为只读存储器。(2)随机存储器这种存储器又叫做读写存储器。它和ROM之区别在于这种存储器不但能读取已存放在其各个存储单元中的数据,而且还能够随时写进新的数据,或者改写原来的数据。因此,RAM的每一个存储单元相当于一个可控缓冲寄存器。第47页,此课件

44、共69页哦7.2 常用的存储器芯片1.EPROM 常用EPROM以1片2716(2K8)为最基本容量.如:27324K8,27648K8,2712816K8,2725632K8右图为右图为27162716等只读存储等只读存储器芯片的引器芯片的引线排列:线排列:存储器存储器存储器存储器第48页,此课件共69页哦2.EEPROM 常用芯片有常用芯片有2816(2K8)2816(2K8)、2817(2K8)2817(2K8)和和2864(8K8).2864(8K8).28162816和和28642864的引线排列与同容量的的引线排列与同容量的61166116和和62646264兼容,兼容,28172

45、817和和2864A2864A的引线排列如图所示:的引线排列如图所示:存储器存储器存储器存储器第49页,此课件共69页哦uCECE芯片允许信号芯片允许信号 WE WE写允许信号写允许信号 OE OE输出允许信号输出允许信号 RDY/BUSY RDY/BUSY擦写状态信号线擦写状态信号线.擦除和写入时,置为高擦除和写入时,置为高电平;写入完成,置为低电平电平;写入完成,置为低电平28162816、28172817和和28642864的主要性能指标:读取时间的主要性能指标:读取时间250ns250ns、写、写入时间入时间10ns(281610ns(2816为为15ns)15ns)、字节擦除时间、字

46、节擦除时间10ns10ns(28162816为为15ns15ns)、读操作电压)、读操作电压5V5V、擦写操作电压、擦写操作电压5V5V、操作电、操作电流流110mA 110mA 存储器存储器存储器存储器第50页,此课件共69页哦28172817和和2864A2864A的引线排列如图所示:的引线排列如图所示:存储器存储器存储器存储器第51页,此课件共69页哦3.3.闪速存储器闪速存储器 闪速存储器与一般闪速存储器与一般EEPROMEEPROM不同之处在于,闪速存储器芯片不同之处在于,闪速存储器芯片为整体电擦除并需要为其提供为整体电擦除并需要为其提供12V12V编程电压编程电压.但它的擦除和但它

47、的擦除和编程速度高、集成度高、可靠性高、功耗低、价格低,编程速度高、集成度高、可靠性高、功耗低、价格低,其整体性能优于一般其整体性能优于一般EEPROM EEPROM 存储器存储器存储器存储器第52页,此课件共69页哦7.3 7.3 随机存储器随机存储器RAMRAM双极型双极型RAMRAM主要用在高速微机中主要用在高速微机中.静态静态RAMRAM不需刷新不需刷新;功耗大功耗大;适宜于适宜于MOSMOS型型RAMRAM 存储容量较小的系统中使用存储容量较小的系统中使用 动态动态RAMRAM需刷新需刷新;集成度高集成度高;功耗低功耗低;适于构成大容量的存储器系统适于构成大容量的存储器系统1.1.静

48、态静态RAMRAM 常用的静态常用的静态RAMRAM(SRAMSRAM)芯片有:)芯片有:6116 6116、62646264、6212862128、6225662256存储器存储器存储器存储器第53页,此课件共69页哦如:如:61166116芯片(存储容量芯片(存储容量2KB2KB)的引线和功能如下)的引线和功能如下 2K8=20488=163842K8=20488=16384个存储元件,用个存储元件,用1111根地址线对其根地址线对其进行地址译码,以便对进行地址译码,以便对2K2K个单元进行选择,选中的个单元进行选择,选中的8 8个存个存储元件的二进制信息同时输入储元件的二进制信息同时输入

49、/输出,数据的方向由输出,数据的方向由CECE,WEWE,OEOE一起控制一起控制存储器存储器存储器存储器第54页,此课件共69页哦如:如:62646264芯片的引线和功能如下芯片的引线和功能如下A12A12A0 A0 地址输入地址输入D7D7D0 D0 数据输入输出数据输入输出 CE1 CE1 片选片选1 1 CE2 CE2 片选片选2 2 WE WE 写允许写允许 OE OE 输出允许输出允许 存储器存储器存储器存储器第55页,此课件共69页哦2.2.动态动态RAMRAM和内存条和内存条动态动态RAMRAM常用芯片有常用芯片有64K164K1、64K464K4、1M11M1、1M41M4等

50、。等。2164A2164A芯芯片片的的引引线线和和功功能能如如下下图图所所示示。4 4个个128128128128的的存存储储矩矩阵阵、128128选选1 1行行译译码码器器、128128选选1 1列列译译码码器器、行行地地址址锁锁存存器器、列地址锁存器、列地址锁存器、“4 4选选1 1”I/OI/O控制门和多路开关控制门和多路开关 存储器存储器存储器存储器第56页,此课件共69页哦内存条内存条 内存条是一块焊接了多片存储器并带接口引脚的小型印刷电内存条是一块焊接了多片存储器并带接口引脚的小型印刷电路板,将其插入主板上的存储器插槽中即可。路板,将其插入主板上的存储器插槽中即可。SIMM(sin

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 生活休闲 > 资格考试

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知得利文库网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号-8 |  经营许可证:黑B2-20190332号 |   黑公网安备:91230400333293403D

© 2020-2023 www.deliwenku.com 得利文库. All Rights Reserved 黑龙江转换宝科技有限公司 

黑龙江省互联网违法和不良信息举报
举报电话:0468-3380021 邮箱:hgswwxb@163.com