PCB板基础知识资料-布局原则-布线技巧-设计规则.doc

上传人:一*** 文档编号:809353 上传时间:2019-07-16 格式:DOC 页数:32 大小:2.97MB
返回 下载 相关 举报
PCB板基础知识资料-布局原则-布线技巧-设计规则.doc_第1页
第1页 / 共32页
PCB板基础知识资料-布局原则-布线技巧-设计规则.doc_第2页
第2页 / 共32页
点击查看更多>>
资源描述

《PCB板基础知识资料-布局原则-布线技巧-设计规则.doc》由会员分享,可在线阅读,更多相关《PCB板基础知识资料-布局原则-布线技巧-设计规则.doc(32页珍藏版)》请在得力文库 - 分享文档赚钱的网站上搜索。

1、PCB 板基础知识板基础知识一、PCB 板的元素 1、 工作层面 对于印制电路板来说,工作层面可以分为 6 大类, 信号层信号层 (signal layer) 内部电源内部电源/接地层接地层 (internal plane layer) 机械层(机械层(mechanical layer) 主要用来放置物理边界和放置尺寸标注等信息,起到相 应的提示作用。EDA 软件可以提供 16 层的机械层。 防护层(防护层(mask layer) 包括锡膏层和阻焊层两大类。锡膏层主要用于将表面 贴元器件粘贴在 PCB 上,阻焊层用于防止焊锡镀在不 应该焊接的地方。 丝印层(丝印层(silkscreen lay

2、er) 在 PCB 板的 TOP 和 BOTTOM 层表面绘制元器件的外 观轮廓和放置字符串等。例如元器件的标识、标称值等 以及放置厂家标志,生产日期等。同时也是印制电路板 上用来焊接元器件位置的依据,作用是使 PCB 板具有可 读性,便于电路的安装和维修。 其他工作层(其他工作层(other layer) 禁止布线层 Keep Out Layer 钻孔导引层 drill guide layer 钻孔图层 drill drawing layer 复合层 multi-layer2、 元器件封装 是实际元器件焊接到 PCB 板时的焊接位置与焊接形状,包括了实际元器件的外形尺寸, 所占空间位置,各管

3、脚之间的间距等。 元器件封装是一个空间的功能,对于不同的元器件可以有相同的封装,同样相同功能 的元器件可以有不同的封装。因此在制作 PCB 板时必须同时知道元器件的名称和封装 形式。 (1)元器件封装分类 通孔式元器件封装(THT,through hole technology) 表面贴元件封装 (SMT Surface mounted technology ) 另一种常用的分类方法是从封装外形分类: SIP 单列直插封装DIP 双列直插封装PLCC 塑料引线芯片载体封装PQFP 塑料四方扁平封装SOP 小尺寸封装 TSOP 薄型小尺寸封装 PPGA 塑料针状栅格阵列封装 PBGA 塑料球栅阵

4、列封装 CSP 芯片级封装 (2) 元器件封装编号 编号原则:元器件类型+引脚距离(或引脚数)+元器件外形尺寸例如 AXIAL-0.3 DIP14 RAD0.1 RB7.6-15 等。 (3)常见元器件封装电阻类 普通电阻 AXIAL-,其中表示元件引脚间的距离; 可变电阻类元件封装的编号为 VR, 其中表示元件的类别。电容类 非极性电容 编号 RAD,其中表示元件引脚间的距离。极性电容 编号 RB-,表示元件引脚间的距离,表示元件的直xxyyxxyy 径。二极管类 编号 DIODE-,其中表示元件引脚间的距离。晶体管类 器件封装的形式多种多样。集成电路类 SIP 单列直插封装 DIP 双列直

5、插封装 PLCC 塑料引线芯片载体封装 PQFP 塑料四方扁平封装 SOP 小尺寸封装 TSOP 薄型小尺寸封装 PPGA 塑料针状栅格阵列封装 PBGA 塑料球栅阵列封装 CSP 芯片级封装3、 铜膜导线 是指 PCB 上各个元器件上起电气导通作用的连线,它是 PCB 设计中最重要 的部分。对于印制电路板的铜膜导线来说,导线宽度和导线间距是衡量铜膜导线的重 要指标,这两个方面的尺寸是否合理将直接影响元器件之间能否实现电路的正确连接 关系。 印制电路板走线的原则: 走线长度:尽量走短线,特别对小信号电路来讲,线越短电阻越小,干扰越小。 走线形状:同一层上的信号线改变方向时应该走 135的斜线或

6、弧形,避免 90的 拐角。 走线宽度和走线间距:在 PCB 设计中,网络性质相同的印制板线条的宽度要求尽量 一致,这样有利于阻抗匹配。 走线宽度 通常信号线宽为: 0.20.3mm,(10mil) 电源线一般为 1.22.5mm 在条件允许的范围内,尽量加宽电源、地线 宽度,最好是地线比电源线宽,它们的关系是:地线电源线信号线焊盘、线、过孔的间距要求 PAD and VIA : 0.3mm(12mil) PAD and PAD : 0.3mm(12mil) PAD and TRACK : 0.3mm(12mil)TRACK and TRACK : 0.3mm(12mil) 密度较高时: PAD

7、 and VIA : 0.254mm(10mil) PAD and PAD : 0.254mm(10mil) PAD and TRACK : 0.254mm(10mil) TRACK and TRACK : 0.254mm(10mil)4、 焊盘和过孔 引脚的钻孔直径=引脚直径+(1030mil) 引脚的焊盘直径=钻孔直径+18milPCB 布局原则布局原则1、 根据结构图设置板框尺寸,按结构要素布置安装孔、接插件等需要定位的器件,并给 这些器件赋予不可移动属性。 按工艺设计规范的要求进行尺寸标注。 2. 根据结构图和生产加工时所须的夹持边设置印制板的禁止布线区、禁止布局区域。根据 某些元件的

8、特殊要求,设置禁止布线区。 3. 综合考虑 PCB 性能和加工的效率选择加工流程。 加工工艺的优选顺序为:元件面单面贴装元件面贴、插混装(元件面插装焊接面贴装 一次波峰成型)双面贴装元件面贴插混装、焊接面贴装。 4、布局操作的基本原则 A. 遵照“先大后小,先难后易”的布置原则,即重要的单元电路、核心元器件应当优先布 局 B. 布局中应参考原理框图,根据单板的主信号流向规律安排主要元器件 C. 布局应尽量满足以下要求:总的连线尽可能短,关键信号线最短;高电压、大电流信号与 小电流,低电压的弱信号完全分开;模拟信号与数字信号分开;高频信号与低频信号分开; 高频元器件的间隔要充分 D. 相同结构电

9、路部分,尽可能采用“对称式”标准布局; E. 按照均匀分布、重心平衡、版面美观的标准优化布局; F. 器件布局栅格的设置,一般 IC 器件布局时,栅格应为 50-100 mil,小型表面安装器件, 如表面贴装元件布局时,栅格设置应不少于 25mil。 G. 如有特殊布局要求,应双方沟通后确定。 5. 同类型插装元器件在 X 或 Y 方向上应朝一个方向放置。同一种类型的有极性分立元件 也要力争在 X 或 Y 方向上保持一致,便于生产和检验。 6. 发热元件要一般应均匀分布,以利于单板和整机的散热,除温度检测元件以外的温度敏 感器件应远离发热量大的元器件。 7. 元器件的排列要便于调试和维修,亦即

10、小元件周围不能放置大元件、需调试的元、器件 周围要有足够的空间。 8. 需用波峰焊工艺生产的单板,其紧固件安装孔和定位孔都应为非金属化孔。当安装孔需 要接地时, 应采用分布接地小孔的方式与地平面连接。 9. 焊接面的贴装元件采用波峰焊接生产工艺时,阻、容件轴向要与波峰焊传送方向垂直, 阻排及 SOP(PIN 间距大于等于 1.27mm)元器件轴向与传送方向平行;PIN 间距小于 1.27mm(50mil)的 IC、SOJ、PLCC、QFP 等有源元件避免用波峰焊焊接。 10. BGA 与相邻元件的距离5mm。其它贴片元件相互间的距离0.7mm;贴装元件焊盘的 外侧与相邻插装元件的外侧距离大于

11、2mm;有压接件的 PCB,压接的接插件周围 5mm 内 不能有插装元、器件,在焊接面其周围 5mm 内也不能有贴装元、器件。 11. IC 去耦电容的布局要尽量靠近 IC 的电源管脚,并使之与电源和地之间形成的回路最短。12. 元件布局时,应适当考虑使用同一种电源的器件尽量放在一起, 以便于将来的电源分隔。13. 用于阻抗匹配目的阻容器件的布局,要根据其属性合理布置。 串联匹配电阻的布局要靠近该信号的驱动端,距离一般不超过 500mil。 匹配电阻、电容的布局一定要分清信号的源端与终端,对于多负载的终端匹配一定要在信号的最远端匹配。 14. 布局完成后打印出装配图供原理图设计者检查器件封装的

12、正确性,并且确认单板、背 板和接插件的信号对应关系,经确认无误后方可开始布线。布线布线布线是整个 PCB 设计中最重要的工序。这将直接影响着 PCB 板的性能好坏。在 PCB 的设 计过程中,布线一般有这么三种境界的划分:首先是布通,这时 PCB 设计时的最基本的要 求。如果线路都没布通,搞得到处是飞线,那将是一块不合格的板子,可以说还没入门。 其次是电器性能的满足。这是衡量一块印刷电路板是否合格的标准。这是在布通之后,认 真调整布线,使其能达到最佳的电器性能。接着是美观。假如你的布线布通了,也没有什 么影响电器性能的地方,但是一眼看过去杂乱无章的,加上五彩缤纷、花花绿绿的,那就 算你的电器性

13、能怎么好,在别人眼里还是垃圾一块。这样给测试和维修带来极大的不便。 布线要整齐划一,不能纵横交错毫无章法。这些都要在保证电器性能和满足其他个别要求 的情况下实现,否则就是舍本逐末了。布线时主要按以下原则进行:一般情况下,首先应对电源线和地线进行布线,以保证电路板的电气性能。在 条件允许的范围内,尽量加宽电源、地线宽度,最好是地线比电源线宽,它们的关系是: 地线电源线信号线,通常信号线宽为:0.20.3mm,最细宽度可达 0.050.07mm,电 源线一般为 1.22.5mm。对数字电路的 PCB 可用宽的地导线组成一个回路, 即构成一个 地网来使用(模拟电路的地则不能这样使用) 预先对要求比较

14、严格的线(如高频线)进行布线,输入端与输出端的边线应避 免相邻平行,以免产生反射干扰。必要时应加地线隔离,两相邻层的布线要互相垂直,平 行容易产生寄生耦合。 振荡器外壳接地,时钟线要尽量短,且不能引得到处都是。时钟振荡电路下面、 特殊高速逻辑电路部分要加大地的面积,而不应该走其它信号线,以使周围电场趋近于零; 尽可能采用 45 的折线布线,不可使用 90 折线,以减小高频信号的辐射; (要求高的线还要用双弧线) 任何信号线都不要形成环路,如不可避免,环路应尽量小;信号线的过孔要尽 量少; 关键的线尽量短而粗,并在两边加上保护地。 通过扁平电缆传送敏感信号和噪声场带信号时,要用“地线-信号-地线

15、”的方式 引出。 关键信号应预留测试点,以方便生产和维修检测用原理图布线完成后,应对布线进行优化;同时,经初步网络检查和 DRC 检查 无误后,对未布线区域进行地线填充,用大面积铜层作地线用,在印制板上把没被用上的地 方都与地相连接作为地线用。或是做成多层板,电源,地线各占用一层。 Alitum Designer 的的 PCB 板布线规则板布线规则对于 PCB 的设计, AD 提供了详尽的 10 种不同的设计规则,这些设计规则则 包括导线放置、导线布线方法、元件放置、布线规则、元件移动和信号完整性等规则。 根据这些规则, Protel DXP 进行自动布局和自动布线。很大程度上,布线是否成功和

16、 布线的质量的高低取决于设计规则的合理性,也依赖于用户的设计经验。 对于具体的电路可以采用不同的设计规则,如果是设计双面板,很多规则可以采 用系统默认值,系统默认值就是对双面板进行布线的设置。本章将对 Protel DXP 的布线规则进行讲解。 6.1 设计规则设置 进入设计规则设置对话框的方法是在 PCB 电路板编辑环境下,从 Protel DXP 的主 菜单中执行菜单命令 Desing/Rules ,系统将弹出如图 6-1 所示的 PCB Rules and Constraints Editor(PCB 设计规则和约束 ) 对话框。图 6-1 PCB 设计规则和约束对话框 该对话框左侧显示

17、的是设计规则的类型,共分 10 类。左边列出的是 Desing Rules( 设计规则 ) ,其中包括 Electrical (电气类型) 、 Routing (布线类型) 、 SMT (表 面粘着元件类型)规则等等,右边则显示对应设计规则的设置属性。 该对话框左下角有按钮 Priorities ,单击该按钮,可以对同时存在的多个设计规则 设置优先权的大小。 对这些设计规则的基本操作有:新建规则、删除规则、导出和导入规则等。可以 在左边任一类规则上右击鼠标,将会弹出如 6-2 所示的菜单。在该设计规则菜单中, New Rule 是新建规则; Delete Rule 是删除规则; Export

18、Rules 是将规则导出,将以 .rul 为后缀名导出到文件中; Import Rules 是从文件中导 入规则; Report 选项,将当前规则以报告文件的方式给出。 图 6 2 设计规则 菜单 下面,将分别介绍各类设计规则的设置和使用方法。 6.2 电气设计规则 Electrical (电气设计)规则是设置电路板在布线时必须遵守,包括安全距离、短 路允许等 4 个小方面设置。 1 Clearance (安全距离)选项区域设置 安全距离设置的是 PCB 电路板在布置铜膜导线时,元件焊盘和焊盘之间、焊盘 和导线之间、导线和导线之间的最小的距离。 下面以新建一个安全规则为例,简单介绍安全距离的设

19、置方法。 ( 1 )在 Clearance 上右击鼠标,从弹出的快捷菜单中选择 New Rule 选项, 如图 6-3 所示。图 6-3 新建规则 系统将自动当前设计规则为准,生成名为 Clearance_1 的新设计规则,其设置对话 框如图 6-4 所示。图 6-4 新建 Clearance_1 设计规则 ( 2 )在 Where the First object matches 选项区域中选定一种电气类型。在这里选 定 Net 单选项,同时在下拉菜单中选择在设定的任一网络名。在右边 Full Query 中出 现 InNet ( )字样,其中括号里也会出现对应的网络名。 ( 3 )同样的在

20、 where the Second object matches 选项区域中也选定 Net 单选项, 从下拉菜单中选择另外一个网络名。 ( 4 )在 Constraints 选项区域中的 Minimum Clearance 文本框里输入 8mil 。这 里 Mil 为英制单位, 1mil=10 -3 inch, linch= 2.54cm 。文中其他位置的 mil 也代表同样 的长度单位。 ( 5 )单击 Close 按钮,将退出设置,系统自动保存更改。 设计完成效果如图 6-5 所示。图 6-5 设置最小距离 2 Short Circuit (短路)选项区域设置 短路设置就是否允许电路中有导

21、线交叉短路。设置方法同上,系统默认不允许短 路,即取消 Allow Short Circuit 复选项的选定,如图 6- 6 所示。图 6-6 短路是否允许设置 3 Un-Routed Net (未布线网络)选项区域设置 可以指定网络、检查网络布线是否成功,如果不成功,将保持用飞线连接。 4 Un-connected Pin (未连接管脚)选项区域设置 对指定的网络检查是否所有元件管脚都连线了。 6.3 布线设计规则Routing (布线设计)规则主要有如下几种。 1 Width (导线宽度)选项区域设置 导线的宽度有三个值可以供设置,分别为 Max width (最大宽度) 、 Prefer

22、red Width (最佳宽度) 、 Min width (最小宽度)三个值,如图 6-7 所示。系统对导线宽 度的默认值为 10mil ,单击每个项直接输入数值进行更改。这里采用系统默认值 10mil 设置导线宽度。图 6 -7 设置导线宽度 2. Routing Topology (布线拓扑)选项区域设置 拓扑规则定义是采用的布线的拓扑逻辑约束。 Protel DXP 中常用的布线约束为统 计最短逻辑规则,用户可以根据具体设计选择不同的布线拓扑规则。 Protel DXP 提供 了以下几种布线拓扑规则。 Shortest ( 最短 ) 规则设置 最短规则设置如图 6-8 所示,从 Topo

23、logy 下拉菜单中选择 Shortest 选项,该选项 的定义是在布线时连接所有节点的连线最短规则。图 6 -8 最短拓扑逻辑 Horizontal (水平)规则设置 水平规则设置如图 6- 9 所示,从 Topoogy 下拉菜单中选择 Horizontal 选基。它采 用连接节点的水平连线最短规则。图 6-9 水平拓扑规则 Vertical (垂直)规则设置 垂直规则设置如图 6-10 所示,从 Tolpoogy 下拉菜单中选择 Vertical 选项。它采和 是连接所有节点,在垂直方向连线最短规则。图 6-10 垂直拓扑规则 Daisy Simple (简单雏菊)规则设置 简单雏菊规则设

24、置如图 6-11 所示,从 Tolpoogy 下拉菜单中选择 Daisy simple 选 项。它采用的是使用链式连通法则,从一点到另一点连通所有的节点,并使连线最短。图 6-11 简单雏菊规则 Daisy-MidDriven (雏菊中点)规则设置 雏菊中点规则设置如图 6-12 所示,从 Tolpoogy 下拉菜单中选择 Daisy_MidDiven 选项。该规则选择一个 Source (源点) ,以它为中心向左右连通所有的节点,并使连 线最短。图 6-12 雏菊中点规则 Daisy Balanced (雏菊平衡)规则设置 雏菊平衡规则设置如图 6-13 所示,从 Tolpoogy 下拉菜单

25、中选择 Daisy Balanced 选项。它也选择一个源点,将所有的中间节点数目平均分成组,所有的组都连接在源点 上,并使连线最短。图 6-13 雏菊平衡规则 Star Burst (星形)规则设置 星形规则设置如图 6-14 所示,从 Tolpoogy 下拉菜单中选择 Star Burst 选项。该规 则也是采用选择一个源点,以星形方式去连接别的节点,并使连线最短。图 6-14 Star Burst (星形)规则 3. Routing Rriority (布线优先级别)选项区域设置 该规则用于设置布线的优先次序,设置的范围从 0100 ,数值越大,优先级越高, 如图 6-15 所示。图 6

26、-15 布线优先级设置 4. Routing Layers (布线图)选殴区域设置 该规则设置布线板导的导线走线方法。包括顶层和底层布线层,共有 32 个布线层 可以设置,如图 6-16 所示。图 6-16 布线层设置 由于设计的是双层板,故 Mid-Layer 1 到 Mid-Layer30 都不存在的,该选项为灰色 不能使用,只能使用 Top Layer 和 Bottom Layer 两层。每层对应的右边为该层的布线 走法。 Prote DXP 提供了 11 种布线走法,如图 6 -17 所示。图 6-17 11 种布线法 各种布线方法为: Not Used 该层不进行布线; Horizo

27、ntal 该层按水平方向布线 ;Vertical 该层为垂直方向布线; Any 该层可以任意方向布线; Clock 该层为按一点钟 方向布线; Clock 该层为按两点钟方向布线; Clock 该层为按四点钟方向布线; Clock 该层为按五点钟方向布线; 45Up 该层为向上 45 方向布线、 45Down 该层为 向下 45 方法布线; Fan Out 该层以扇形方式布线。 对于系统默认的双面板情况,一面布线采用 Horizontal 方式另一面采用 Vertical 方式。 5 Routing Corners (拐角)选项区域设置 布线的拐角可以有 45 拐角、 90 拐角和圆形拐角三种

28、,如图 618 所示。图 618 拐角设置 从 Style 上拉菜单栏中可以选择拐角的类型。如图 6 16 中 Setback 文本框用于 设定拐角的长度。 To 文本框用于设置拐角的大小。对于 90 拐角如图 619 所示, 圆形拐角设置如图 620 所示。图 619 90 拐角设置图 620 圆形拐角设置 6 Routing Via Style (导孔)选项区域设置 该规则设置用于设置布线中导孔的尺寸,其界面如图 621 所示。图 6 21 导孔设置 可以调协的参数有导孔的直径 via Diameter 和导孔中的通孔直径 Via Hole Size , 包括 Maximum (最大值)

29、、 Minimum (最小值)和 Preferred (最佳值) 。设置时需 注意导孔直径和通孔直径的差值不宜过小,否则将不宜于制板加工。合适的差值在 10mil 以上。 6.4 阻焊层设计规则 Mask (阻焊层设计)规则用于设置焊盘到阻焊层的距离,有如下几种规则。 1 Solder Mask Expansion (阻焊层延伸量)选项区域设置 该规则用于设计从焊盘到阻碍焊层之间的延伸距离。在电路板的制作时,阻焊层 要预留一部分空间给焊盘。这个延伸量就是防止阻焊层和焊盘相重叠,如图 6 22 所 示系统默认值为 4mil,Expansion 设置预为设置延伸量的大小。图 6 22 阻焊层延伸量

30、设置 2 Paste Mask Expansion (表面粘着元件延伸量)选项区域设置 该规则设置表面粘着元件的焊盘和焊锡层孔之间的距离,如图 6 23 所示,图中 的 Expansion 设置项为设置延伸量的大小。图 6 23 表面粘着元件延伸量设置 6.5 内层设计规则 Plane (内层设计)规则用于多层板设计中,有如下几种设置规则。 1 Power Plane Connect Style (电源层连接方式)选项区域设置 电源层连接方式规则用于设置导孔到电源层的连接,其设置界面如图 6 24 所示。图 6 24 电源层连接方式设置 图中共有 5 项设置项,分别是: Conner Styl

31、e 下拉列表:用于设置电源层和导孔的连接风格。下拉列表中有 3 个选项可以选择: Relief Connect (发散状连接) 、 Direct connect (直接连接)和 No Connect (不连接) 。工程制板中多采用发散状连接风格。 Condctor Width 文本框:用于设置导通的导线宽度。 Conductors 复选项:用于选择连通的导线的数目,可以有 2 条或者 4 条导 线供选择。 Air-Gap 文本框:用于设置空隙的间隔的宽度。 Expansion 文本框:用于设置从导孔到空隙的间隔之间的距离。 2. Power Plane Clearance (电源层安全距离)选

32、项区域设置 该规则用于设置电源层与穿过它的导孔之间的安全距离,即防止导线短路的最小 距离,设置界面如图 6 25 所示,系统默认值 20mil。图 6 25 电源层安全距离设置 3 Polygon Connect style (敷铜连接方式)选项区域设置 该规则用于设置多边形敷铜与焊盘之间的连接方式,设置界面如图 6 26 所示。图 6 26 敷铜连接方式设置 该设置对话框中 Connect Style 、 Conductors 和 Conductor width 的设置与 Power Plane Connect Style 选项设置意义相同,在此不同志赘述。 最后可以设定敷铜与焊盘之间的连接

33、角度,有 90angle(90 ) 和 45Angle ( 45 ) 角两种方式可选。 6.6 测试点设计规则 Testpiont (测试点设计)规则用于设计测试点的形状、用法等,有如下几项设置。1 Testpoint Style (测试点风格)选项区域设置 该规则中可以指定测试点的大小和格点大小等,设置界面如图 6 27 所示。图 6 27 测试点风格设置 该设置对话框有如下选项: Size 文本框为测试点的大小, Hole Size 文本框为测试点的导孔的大小,可以 指定 Min (最小值) 、 Max (最大值)和 Preferred (最优值) 。 Grid Size 文本框:用于设置

34、测试点的网格大小。系统默认为 1mil 大小。 Allow testpoint under component 复选项:用于选择是否允许将测试点放置在 元件下面。复选项 Top 、 Bottom 等选择可以将测试点放置在哪些层面上。 右边多项复选项设置所允许的测试点的放置层和放置次序。系统默认为所有规则 都选中。 2 Testpoint Usage (测试点用法)选项区域设置 测试点用法设置的界面如图 6 28 所示。图 6 28 测试点用法设置 该设置对话框有如下选项: Allow multiple testpoints on same net 复选项:用于设置是否可以在同一网络上允许 多个

35、测试点存在。 Testpoint 选项区域中的单选项选择对测试点的处理,可以是 Required ( 必须处理 ) 、 Invalid (无效的测试点)和 Dont care (可忽略的测试点) 。 6.7 电路板制板规则 Manufacturing (电路板制板)规则用于对电路板制板的设置,有如下几类设置: 1. Minimum annular Ring (最小焊盘环宽)选项区域设置 电路板制作时的最小焊盘宽度,即焊盘外直径和导孔直径之间的有效期值,系统 默认值为 10 mil。 2 Acute Angle (导线夹角设置)选项区域设置 对于两条铜膜导线的交角,不小于 90 。 3 Hole

36、 size (导孔直径设置)选项区域设置该规则用于设置导孔的内直径大小。可以指定导孔的内直径的最大值和最小值。 Measurement Method 下拉列表中有两种选项: Absolute 以绝对尺寸来设计, Percent 以相对的比例来设计。采用绝对尺寸的导孔直径设置对话框如图 6 29 所示 (以 mil 为单位) 。图 6 29 导孔直径设置对话框 4 Layers Pais (使用板层对)选项区域设置 在设计多层板时,如果使用了盲导孔,就要在这里对板层对进行设置。对话框中 的复选取项用于选择是否允许使用板层对( layers pairs )设置。 本章中,对 Protel DXP

37、提供的 10 种布线规则进行了介绍,在设计规则中介绍了 每条规则的功能和设置方法。这些规则的设置属于电路设计中的较高级的技巧,它设 计到很多算法的知识。掌握这些规则的设置,就能设计出高质量的 PCB 电路。双面板布线技巧双面板布线技巧一 双面板布线技巧 在当今激烈竞争的电池供电市场中,由于成本指标限制,设计人员常常使用双面板。 尽管多层板(4 层、6 层及 8 层) 方案在尺寸、噪声和性能方面具有明显优势,成本压 力却促使工程师们重新考虑其布线策略,采用双面板。在本文中,我们将讨论自动布 线功能的正确使用和错误使用,有无地平面时电流回路的设计策略,以及对双面板元 件布局的建议。 自动布线的优缺

38、点以及模拟电路布线的注意事项 设计 PCB 时,往往很想使用自动布线。通常,纯数字的电路板(尤其信号电平比 较低,电路密度比较小时)采用自动布线是没有问题的。但是,在设计模拟、混合信号 或高速电路板时,如果采用布线软件的自动布线工具,可能会出现一些问题,甚至很 可能带来严重的电路性能问题。例如,图 1 中显示了一个采用自动布线设计的双面板的顶层。此双面板的底层如 图 2 所示,这些布线层的电路原理图如图 3a 和图 3b 所示。设计此混合信号电路板时, 经仔细考虑,将器件手工放在板上,以便将数字和模拟器件分开放置。 采用这种布线方案时,有几个方面需要注意,但最麻烦的是接地。如果在顶层布 地线,

39、则顶层的器件都通过走线接地。器件还在底层接地,顶层和底层的地线通过电 路板最右侧的过孔连接。当检查这种布线策略时,首先发现的弊端是存在多个地环路。 另外,还会发现底层的地线返回路径被水平信号线隔断了。这种接地方案的可取之处 是,模拟器件(12 位 A/D 转换器 MCP3202 和 2.5V 参考电压源 MCP4125)放在电路板 的最右侧,这种布局确保了这些模拟芯片下面不会有数字地信号经过。图 3a 和图 3b 所示电路的手工布线如图 4、图 5 所示。在手工布线时,为确保正 确实现电路,需要遵循一些通用的设计准则:尽量采用地平面作为电流回路;将模拟 地平面和数字地平面分开;如果地平面被信号

40、走线隔断,为降低对地电流回路的干扰, 应使信号走线与地平面垂直;模拟电路尽量靠近电路板边缘放置,数字电路尽量靠近 电源连接端放置,这样做可以降低由数字开关引起的 di/dt 效应。 这两种双面板都在底层布有地平面,这种做法是为了方便工程师解决问题,使其 可快速明了电路板的布线。厂商的演示板和评估板通常采用这种布线策略。但是,更 为普遍的做法是将地平面布在电路板顶层,以降低电磁干扰。图 1 采用自动布线为图 3 所示电路原理图设计的电路板的顶层图 2 采用自动布线为图 3 所示电路原理图设计的电路板的底层图 3a 图 1、图 2、图 4 和图 5 中布线的电路原理图图 3b 图 1、图 2、图

41、4 和图 5 中布线的模拟部分电路原理图 有无地平面时的电流回路设计 对于电流回路,需要注意如下基本事项: 1. 如果使用走线,应将其尽量加粗。 PCB 上的接地连接如要考虑走线时,设计应将走线尽量加粗。这是一个好的经验 法则,但要知道,接地线的最小宽度是从此点到末端的有效宽度,此处“末端”指距离 电源连接端最远的点。 2. 应避免地环路。 3. 如果不能采用地平面,应采用星形连接策略 (见图 6)。 通过这种方法,地电流独立返回电源连接端。图 6 中,注意到并非所有器件都有 自己的回路,U1 和 U2 是共用回路的。如遵循以下第 4 条和第 5 条准则,是可以这样 做的。 4. 数字电流不应

42、流经模拟器件。 数字器件开关时,回路中的数字电流相当大,但只是瞬时的,这种现象是由地线 的有效感抗和阻抗引起的。对于地平面或接地走线的感抗部分,计算公式为 V = Ldi/dt,其中 V 是产生的电压,L 是地平面或接地走线的感抗,di 是数字器件的电流 变化,dt 是持续时间。对地线阻抗部分的影响,其计算公式为 V= RI, 其中,V 是产生 的电压,R 是地平面或接地走线的阻抗,I 是由数字器件引起的电流变化。经过模拟器 件的地平面或接地走线上的这些电压变化,将改变信号链中信号和地之间的关系(即信 号的对地电压)。 5. 高速电流不应流经低速器件。 与上述类似,高速电路的地返回信号也会造成

43、地平面的电压发生变化。此干扰的 计算公式和上述相同,对于地平面或接地走线的感抗,V = Ldi/dt ;对于地平面或接 地走线的阻抗,V = RI 。与数字电流一样,高速电路的地平面或接地走线经过模拟器 件时,地线上的电压变化会改变信号链中信号和地之间的关系。图 4 采用手工走线为图 3 所示电路原理图设计的电路板的顶层图 5 采用手工走线为图 3 所示电路原理图设计的电路板的底层图 6 如果不能采用地平面,可以采用“星形”布线策略来处理电流回路图 7 分隔开的地平面有时比连续的地平面有效,图 b)接地布线策略比图 a) 的接 地策略理想 6. 不管使用何种技术,接地回路必须设计为最小阻抗和容

44、抗。7. 如使用地平面,分隔开地平面可能改善或降低电路性能,因此要谨慎使用。分 开模拟和数字地平面的有效方法如图 7 所示。 图 7 中,精密模拟电路更靠近接插件,但是与数字网络和电源电路的开关电流隔离开 了。这是分隔开接地回路的非常有效的方法,我们在前面讨论的图 4 和图 5 的布线也 采用了这种技术。 二、工程领域中的数字设计人员和数字电路板设计专家在不断增加,这反映了行 业的发展趋势。尽管对数字设计的重视带来了电子产品的重大发展,但仍然存在,而 且还会一直存在一部分与模拟或现实环境接口的电路设计。模拟和数字领域的布线策 略有一些类似之处,但要获得更好的结果时,由于其布线策略不同,简单电路

45、布线设 计就不再是最优方案了。本文就旁路电容、电源、地线设计、电压误差和由 PCB 布线 引起的电磁干扰 (EMI)等几个方面,讨论模拟和数字布线的基本相似之处及差别。 模拟和数字布线策略的相似之处 旁路或去耦电容 在布线时,模拟器件和数字器件都需要这些类型的电容,都需要靠近其电源引脚 连接一个电容,此电容值通常为 0.1mF。系统供电电源侧需要另一类电容,通常此电 容值大约为 10mF。 这些电容的位置如图 1 所示。电容取值范围为推荐值的 1/10 至 10 倍之间。但引 脚须较短,且要尽量靠近器件(对于 0.1mF 电容)或供电电源(对于 10mF 电容)。 在电路板上加旁路或去耦电容,

46、以及这些电容在板上的位置,对于数字和模拟设 计来说都属于常识。但有趣的是,其原因却有所不同。在模拟布线设计中,旁路电容 通常用于旁路电源上的高频信号,如果不加旁路电容,这些高频信号可能通过电源引 脚进入敏感的模拟芯片。一般来说,这些高频信号的频率超出模拟器件抑制高频信号 的能力。如果在模拟电路中不使用旁路电容的话,就可能在信号路径上引入噪声,更 严重的情况甚至会引起振动。图 1 在模拟和数字 PCB 设计中,旁路或去耦电容(1mF)应尽量靠近器件放置。供 电电源去耦电容(10mF)应放置在电路板的电源线入口处。所有情况下,这些电容的引 脚都应较短图 2 在此电路板上,使用不同的路线来布电源线和

47、地线,由于这种不恰当的配合, 电路板的电子元器件和线路受电磁干扰的可能性比较大图 3 在此单面板中,到电路板上器件的电源线和地线彼此靠近。此电路板中电源 线和地线的配合比图 2 中恰当。电路板中电子元器件和线路受电磁干扰(EMI)的可能性 降低了 679/12.8 倍或约 54 倍 对于控制器和处理器这样的数字器件,同样需要去耦电容,但原因不同。这些电 容的一个功能是用作 “微型”电荷库。在数字电路中,执行门状态的切换通常需要很大 的电流。由于开关时芯片上产生开关瞬态电流并流经电路板,有额外的“备用”电荷是 有利的。如果执行开关动作时没有足够的电荷,会造成电源电压发生很大变化。电压 变化太大,

48、会导致数字信号电平进入不确定状态,并很可能引起数字器件中的状态机 错误运行。流经电路板走线的开关电流将引起电压发生变化,电路板走线存在寄生电 感,可采用如下公式计算电压的变化: V = LdI/dt 其中,V = 电压的变化;L = 电路板走线感抗;dI = 流经走线的电流变化;dt = 电流变化的时间。 因此,基于多种原因,在供电电源处或有源器件的电源引脚处施加旁路(或去耦)电容 是较好的做法。 电源线和地线要布在一起电源线和地线的位置良好配合,可以降低电磁干扰的可能性。如果电源线和地线 配合不当,会设计出系统环路,并很可能会产生噪声。电源线和地线配合不当的 PCB 设计示例如图 2 所示。 此电路板上,设计出的环路面积为 697cm2。采用图 3 所示的方法,电路板上或电 路板外的辐射噪声在环路中感应电压的可能性可大为降低。 模拟和数字领域布线策略的不同之处 地平面是个难题 电路板布线的基本知识既适用于模拟电路,也适用于数字电路。一个基本的经验 准则是使用不间断的地平面,这一常识降低了数字电路中的 dI/dt(电流随时间的变化) 效应,这一效应会改变地的电势并会使噪声进入模拟电路。数字和模拟电路的布线技 巧基本相同,但有一点除外。对于模拟电路,还有另

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育专区 > 教案示例

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知得利文库网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号-8 |  经营许可证:黑B2-20190332号 |   黑公网安备:91230400333293403D

© 2020-2023 www.deliwenku.com 得利文库. All Rights Reserved 黑龙江转换宝科技有限公司 

黑龙江省互联网违法和不良信息举报
举报电话:0468-3380021 邮箱:hgswwxb@163.com