DSP系统与芯片的结构特点uun.pptx

上传人:muj****520 文档编号:77247617 上传时间:2023-03-13 格式:PPTX 页数:60 大小:3.62MB
返回 下载 相关 举报
DSP系统与芯片的结构特点uun.pptx_第1页
第1页 / 共60页
DSP系统与芯片的结构特点uun.pptx_第2页
第2页 / 共60页
点击查看更多>>
资源描述

《DSP系统与芯片的结构特点uun.pptx》由会员分享,可在线阅读,更多相关《DSP系统与芯片的结构特点uun.pptx(60页珍藏版)》请在得力文库 - 分享文档赚钱的网站上搜索。

1、第第1章:章:DSP技术概要技术概要数字信号处理器数字信号处理器DSP(Digital Signal Processors)是一种用于数字信号处理的)是一种用于数字信号处理的可编程微处理器。它的诞生与快速发展,可编程微处理器。它的诞生与快速发展,使各种数字信号处理算法得以实时实现,使各种数字信号处理算法得以实时实现,为数字信号处理的研究和应用打开了新为数字信号处理的研究和应用打开了新局面,提供了低成本的实际工作环境和局面,提供了低成本的实际工作环境和应用平台,推动了新的理论和应用领域应用平台,推动了新的理论和应用领域的发展。的发展。第第1章:章:DSP技术概要技术概要 目录目录1.1DSP系统

2、和芯片的结构特点系统和芯片的结构特点1.2DSP的发展概况及趋势的发展概况及趋势1.3DSP芯片的分类、性能及其应用芯片的分类、性能及其应用1.1DSP系统和芯片的结构特点系统和芯片的结构特点1.1.1DSP系统的基本结构系统的基本结构数字信号处理数字信号处理DSP(DigitalSignalProcessing):是):是研究如何研究如何对信号采样、对信号采样、变换、滤波、估计、增强、混合、比较、压变换、滤波、估计、增强、混合、比较、压缩及识别等处理算法缩及识别等处理算法的一门学科。的一门学科。第第1章:章:DSP技术概要技术概要第第1章:章:DSP技术概要技术概要实时处理(实时处理(Rea

3、l-Time):数字信号处理与信):数字信号处理与信号的输入和输出保持同步号的输入和输出保持同步非实时处理(非实时处理(NonReal-Time):先对信号进):先对信号进行采样并存储,然后再对其进行处理行采样并存储,然后再对其进行处理第第1章:章:DSP技术概要技术概要DSP系统的基本结构如图所示系统的基本结构如图所示第第1章:章:DSP技术概要技术概要在通用计算机上用软件实现在通用计算机上用软件实现用单片机实现用单片机实现用可编程用可编程DSP实现实现用专用用专用DSP实现实现用可编程阵列用可编程阵列FPGA等实现等实现DSP+单片机单片机+FLASH+CPLDDSP+FPGADSP+AR

4、M+操作系统操作系统基于标准总线的基于标准总线的DSP系统系统 数字信号处理的实现数字信号处理的实现第第1章:章:DSP技术概要技术概要1.1.2DSP芯片的结构特点芯片的结构特点经典的经典的DSP算法举例算法举例求两序列信号求两序列信号h(n)、x(n)的卷积:的卷积:求两序列信号求两序列信号y(n)、x(n)的相关函数:的相关函数:数字滤波器的数学表达式为数字滤波器的数学表达式为:对信号进行快速傅立叶变换对信号进行快速傅立叶变换FFT:数字信号处理的突出特点:数字信号处理的突出特点:AiXi、高速实时、高速实时第第1章:章:DSP技术概要技术概要DSP特别适合于数字信号处理的结构特别适合于

5、数字信号处理的结构.采用改进型哈佛结构采用改进型哈佛结构计算机的总线结构分为:计算机的总线结构分为:冯冯诺依曼结构诺依曼结构哈佛结构哈佛结构第第1章:章:DSP技术概要技术概要冯冯诺依曼结构诺依曼结构特点:程序和数据共用同一套总线,对程序和数特点:程序和数据共用同一套总线,对程序和数据需要分时读写,执行速度慢,数据吞吐据需要分时读写,执行速度慢,数据吞吐量低,计算机结构简单,不适于进行高速量低,计算机结构简单,不适于进行高速度的数字信号处理度的数字信号处理第第1章:章:DSP技术概要技术概要多数微处理器和单片机采用冯多数微处理器和单片机采用冯诺依曼结构,如诺依曼结构,如图所示图所示第第1章:章

6、:DSP技术概要技术概要哈佛结构哈佛结构特点:程序、数据具有独立的存储空间,有独立特点:程序、数据具有独立的存储空间,有独立的程序总线和数据总线,可同时对程序和的程序总线和数据总线,可同时对程序和数据进行寻址和读写访问,执行速度高,数据进行寻址和读写访问,执行速度高,数据吞吐量大,计算机结构复杂,非常适数据吞吐量大,计算机结构复杂,非常适于进行高速的数字信号处理。于进行高速的数字信号处理。(a)哈佛结构哈佛结构(b)改进型哈佛结构改进型哈佛结构第第1章:章:DSP技术概要技术概要(a)哈佛结构哈佛结构(b)改进型哈佛结构改进型哈佛结构第第1章:章:DSP技术概要技术概要DSP采用的是改进型哈佛

7、总线结构,如上图采用的是改进型哈佛总线结构,如上图(b)所示所示 改进之处主要体现在下列改进之处主要体现在下列3点:点:1)片内)片内RAM可映像至数据空间,也可映像至程序空间可映像至数据空间,也可映像至程序空间2)片内)片内ROM可映像至程序空间,也可映像至数据空间可映像至程序空间,也可映像至数据空间3)具有根装载)具有根装载(Bootloader)功能功能第第1章:章:DSP技术概要技术概要TMS320C2000系列系列DSP的的总线结构图总线结构图 第第1章:章:DSP技术概要技术概要2.流水线操作流水线操作指令的执行通常分为以下指令的执行通常分为以下4个阶段:个阶段:取指取指Fetch

8、译码译码Decode取操作数取操作数Operand执行执行Execute第第1章:章:DSP技术概要技术概要取指取指.译码译码.取操作数取操作数.执行执行 指令指令n-2取指取指.译码译码.取操作数取操作数.执行执行指令指令n-1取指取指.译码译码.取操作数取操作数.执行执行指令指令n采用冯采用冯诺依曼结构的微处理器指令流如下图诺依曼结构的微处理器指令流如下图CPU是在完成一条指令的全部是在完成一条指令的全部4个操作阶段后再个操作阶段后再去执行另一条指令的,从时间上看是一种串行执去执行另一条指令的,从时间上看是一种串行执行的过程,因此需要花费较多的行的过程,因此需要花费较多的CPU时钟周期。时

9、钟周期。第第1章:章:DSP技术概要技术概要DSP采用多级流水线结构采用多级流水线结构 所谓流水线操作就是将一条指令的不同阶段分所谓流水线操作就是将一条指令的不同阶段分配在连续的几个周期上,通过不同的硬件去完配在连续的几个周期上,通过不同的硬件去完成指令的不同执行阶段成指令的不同执行阶段(称为级称为级)。第第1章:章:DSP技术概要技术概要一个一个4级流水线的示意图如图级流水线的示意图如图1-6所示。虽然就一条指所示。虽然就一条指令而言,似乎要用令而言,似乎要用4个时钟周期才能完成全部操作,但个时钟周期才能完成全部操作,但从多条指令的角度看,则可认为每条指令的运行时间从多条指令的角度看,则可认

10、为每条指令的运行时间是单周期。这样,就使指令的运行速度得到了很大提是单周期。这样,就使指令的运行速度得到了很大提高。高。第第1章:章:DSP技术概要技术概要 TMS320C6000系列定点系列定点DSP采用的多级流水采用的多级流水线如图所示线如图所示第第1章:章:DSP技术概要技术概要3.片内集成有硬件乘法器片内集成有硬件乘法器和乘加单元和乘加单元DSP内集成了硬件乘法器,内集成了硬件乘法器,可在单周期内完成可在单周期内完成1616位、位、3232位等的乘法运算。位等的乘法运算。DSP内集成了乘加单元,从内集成了乘加单元,从硬件结构上为高速完成卷积、硬件结构上为高速完成卷积、相关、相关、FFT

11、及数字滤波等信及数字滤波等信号处理算法提供了基础。号处理算法提供了基础。第第1章:章:DSP技术概要技术概要D(15-0)CAN SPI SCIA/DConverter10-Bits,16 Channels WDTimer2 Timers 5 Compares8 PWM Outputs Dead Band Logic3 Input Captures2 QEP channelsEventManager2 Timers 5 Compares8 PWM Outputs Dead Band Logic3 Input Captures2 QEP channelsEventManager2 Status

12、Registers32-Bit AccumulatorShift L(0-7)8 Auxiliary Registers8 Level Hardware Stack32-Bit ALUShift L(0,1,4,-6)32-Bit P Register16-Bit T Register16 x 16 Multiply16-Bit Barrel Shifter(L)Repeat CountProgram/Data/I/OBusesProgramFLASH32K wordsC2xxDSPCoreDataRAM2.5K wordsPeripheralBusBootROM256 wordsA(15-0

13、)LF2407ShownC2000系列系列DSPLF240 x内部结构内部结构第第1章:章:DSP技术概要技术概要TMS320C6000系列系列片内有片内有2个硬件乘法个硬件乘法器,支持在单周期内器,支持在单周期内完成下列乘法运算。完成下列乘法运算。16位位16位位16位位32位位双双16位位16位位4个个8位位8位位C64xCPUDataPath2DataPath1RegisterFileAD2S2L2A31-A16InstructionDecodeInstructionDispatchInstructionFetchControlRegistersInterruptControlS1L1T

14、MS320C64x-CPUA15-A0+M1xD1+RegisterFileBB31-B16B15-B0+M2AdvancedInstructionPacking+xxxxxxxxxxxAdvancedEmulation第第1章:章:DSP技术概要技术概要4.功能强大的功能强大的CPU结构结构DSP的的CPU一般包括:算一般包括:算术逻辑运算单元术逻辑运算单元ALU、累、累加器、硬件乘法器、乘加加器、硬件乘法器、乘加单元、加法器、桶型移位单元、加法器、桶型移位器、程序地址产生和数据器、程序地址产生和数据地址产生等部分。地址产生等部分。例如:例如:TMS320C6000采采用双数据通道和用双数据

15、通道和8个功能个功能单元的结构。具有超长指单元的结构。具有超长指令字令字(VLIW)操作能力。操作能力。TMS320C64xCPU内核内核第第1章:章:DSP技术概要技术概要5.硬件循环重复机制硬件循环重复机制许多许多DSP芯片具有指令重复循环的专用硬件及重复操作指令,芯片具有指令重复循环的专用硬件及重复操作指令,能够自动重复执行单条或一段指令。能够自动重复执行单条或一段指令。TMS320C5000中有重复计数器中有重复计数器RPTC。当执行一条重复指令。当执行一条重复指令RPT#N时,会将重复值时,会将重复值N送入送入RPTC,则紧接,则紧接RPT后面的那条后面的那条指令将被重复执行指令将被

16、重复执行N+1次。每重复执行一次,次。每重复执行一次,RPTC的内容自的内容自动减动减1,直至减至零为止。这样可通过硬件自动完成循环操作,直至减至零为止。这样可通过硬件自动完成循环操作过程。过程。假设:块假设:块ai存放于程序存储器块中(起始地址存放于程序存储器块中(起始地址2000h)块块bi存放于数据存储器中(起始地址存放于数据存储器中(起始地址1000h)块长块长N=100MAR *,AR1 ;指定当前辅助寄存器;指定当前辅助寄存器AR为为AR1LAR AR1,#1000h ;1000h AR1LACC#0 ;ACC清清0RPT#99 ;后面一条指令重复执行;后面一条指令重复执行100次

17、次MAC 2000H,*+,0kN1本例若假设代码、程存块和本例若假设代码、程存块和数存块操作数均在片内存储数存块操作数均在片内存储器中,则执行本段程序的周器中,则执行本段程序的周期最短为:期最短为:1+2+1+1+99+2=106在重复执行在重复执行100次次MAC 2000HAR1指令时,由于有了硬件重指令时,由于有了硬件重复机制的支持,取指仅使用了复机制的支持,取指仅使用了2Pcode,大大缩短了执行时间。,大大缩短了执行时间。若取若取CPUCLK=50ns,则本段,则本段程序的全速运行时间为程序的全速运行时间为5.3s MAC算法举例算法举例第第1章:章:DSP技术概要技术概要6.复合

18、操作指令复合操作指令所所谓谓复复合合操操作作是是指指在在一一条条单单字字单单周周期期指指令令中中可可分分别别完完成成多多个个操作任务。操作任务。以以MPYA(乘且累加前次乘积)指令为例。(乘且累加前次乘积)指令为例。MPYA*+,AR3;设设AR为为AR1,执行后会发生下列事件:,执行后会发生下列事件:(PC)+1PC(ACC)+移位后的(移位后的(PREG)ACC(TREG)(数据存储器)(数据存储器)PREG(AR1)+1AR1令令AR3为为ARARP=011B,ARB=001B第第1章:章:DSP技术概要技术概要7.嵌入式功能嵌入式功能DSP片内集成有大量片内集成有大量片内外设,不用外扩

19、片内外设,不用外扩很多器件,既可组成很多器件,既可组成独立的应用系统。独立的应用系统。DSP芯片具有强大的芯片具有强大的扩展接口能力,可有扩展接口能力,可有效连接一系列外扩器效连接一系列外扩器件。件。DSP=数字信号处理数字信号处理能力能力+嵌入式功能嵌入式功能通用通用DSP系统结构系统结构DSP内核内核测试和开发测试和开发接口接口(JTAG)主机主机接口接口系统时钟系统时钟Bootloader电源控制电源控制程序存储器程序存储器数据存储器数据存储器通信端口通信端口模拟模拟I/O编解码器编解码器ADC第第1章:章:DSP技术概要技术概要XD(15-0)CAN2.0BSPI2SCIA/DConv

20、erter12-Bits,16ChannelsWDTimer2Timers5Compares8PWMOutputsDeadBandLogic3InputCaptures2QEPchannelsEventManager2Timers5Compares8PWMOutputsDeadBandLogic3InputCaptures2QEPchannelsEventManager2StatusRegisters32-BitAccumulator332-BitTimers8AuxiliaryRegistersStackPoint(SP)32-BitALUShiftL(0,1,4,-6)32-BitPReg

21、ister32-BitTRegister32x32Multiply32-BitBarrelShifter(L)RepeatCountProgram/Data/I/OBusesProgramFLASH128Kwords150-MIPSC28x32位位DSPCoreDataRAM18KwordsPeripheralBusBootROM4KwordsXA(18-0)C2000系列系列DSP F28x内部结构内部结构McBSP第第1章:章:DSP技术概要技术概要时钟:时钟:CPU时钟时钟EMIF时钟时钟外设时钟外设时钟VcoreVI/O电源:电源:电源供电电源供电电源监视电源监视系统监视系统监视 手动

22、复位手动复位 看门狗电路看门狗电路存储器:存储器:异步存储接口异步存储接口 SRAM、Flash、NvRAM同步存储器同步存储器 同步静态同步静态RAM:SBSRAM、ZBTSRAM同步动态同步动态RAM:SDRAM同步同步FIFO模拟模拟I/O:通用通用A/D、D/A音频音频Codec视频视频Decoder、Encoder数字数字I/O:开入开出开入开出串行通信接口串行通信接口UART(RS232、RS422/RS485)CAN总线总线USB多处理器接口:多处理器接口:双口双口RAM(DPRAM)HPI接口接口PCI接口接口总线扩展总线扩展存储总线存储总线外设总线外设总线系统总线:复位、时钟

23、、中断系统总线:复位、时钟、中断DSP外部接口外部接口CLKCPUCLKEMIFCLKI/O数据数据地址地址控制控制片上外设片上外设RESET DSP应用系统功能框图应用系统功能框图DSP第第1章:章:DSP技术概要技术概要1.2DSP的发展概况和趋势的发展概况和趋势1.2.1DSP的发展概况的发展概况1978年,年,AMI公司宣布第一个公司宣布第一个DSPS2811问世问世1980年,日本年,日本NEC公司推出的公司推出的D7720是第一片具有硬件乘法器的商用是第一片具有硬件乘法器的商用DSP1982年,美国年,美国TI公司推出首枚低成本高性能的公司推出首枚低成本高性能的DSP-TMS320

24、10芯片芯片90年代以来,数字信号处理器技术获得了惊人的发展年代以来,数字信号处理器技术获得了惊人的发展进入进入21世纪,世纪,ADI公司推出主频公司推出主频600MHz的的TS201浮点浮点DSP,TI公司推出主频公司推出主频1GHz的的TMS320C6416定点定点DSP近年来,近年来,DSP在国内外应用市场上取得了长足进展,特别是在无线通信、宽带在国内外应用市场上取得了长足进展,特别是在无线通信、宽带网络以及由此而拓展的流媒体应用领域都取得了重大突破。网络以及由此而拓展的流媒体应用领域都取得了重大突破。第第1章:章:DSP技术概要技术概要目前全球目前全球DSP市场中的主要厂商市场中的主要

25、厂商TI公司位居榜首,在全球公司位居榜首,在全球DSP市场的占有率为市场的占有率为44%左右左右Motorola公司的占有率为公司的占有率为13.2%左右左右ADI公司的占有率为公司的占有率为10.2%左右左右其他一部分由其他一部分由Hitachi、NEC、Zilog和和STMicroelectoncs等公司占据等公司占据第第1章:章:DSP技术概要技术概要目前目前TI公司和公司和ADI公司的主流公司的主流DSP的一些特性如表的一些特性如表第第1章:章:DSP技术概要技术概要1.2.2DSP的发展趋势的发展趋势 1.单片单片DSP的发展的发展 将围绕性能、价格和功耗这三大要素进行进一步的改善将

26、围绕性能、价格和功耗这三大要素进行进一步的改善2.DSP与其它可编程处理器技术相结合与其它可编程处理器技术相结合将将FPGA与与DSP技术相结合,可实现宽带信号处理,大大提高信号处理技术相结合,可实现宽带信号处理,大大提高信号处理速度速度3.DSP与与SoC技术相结合技术相结合利用利用DSP核嵌入技术将一个系统集成在一块芯片上,提高设计速度,核嵌入技术将一个系统集成在一块芯片上,提高设计速度,降低开发成本,可直接使用降低开发成本,可直接使用DSP系统开发技术来开发内部嵌有系统开发技术来开发内部嵌有DSP内内核的核的SoC 第第1章:章:DSP技术概要技术概要1.1.3DSP芯片的分类、性能及其

27、应用芯片的分类、性能及其应用1.3.1DSP芯片的分类芯片的分类1.按照数据格式分类按照数据格式分类:定点定点DSP芯片芯片浮点浮点DSP芯片芯片2.按照芯片的用途分类按照芯片的用途分类 通用型通用型DSP专用型专用型DSP3.按照芯片结构分类:按照芯片结构分类:静态静态DSP为某种应用目的而专门设计的为某种应用目的而专门设计的ASIC系统系统硬连线逻辑电路硬连线逻辑电路第第1章:章:DSP技术概要技术概要1.3.2DSP芯片的性能芯片的性能1.MIPS:百万条指令百万条指令/每秒每秒如如TMS320C6416在时钟为在时钟为1GHz时的峰值性能可达时的峰值性能可达8000MIPS2.MOPS

28、:百万次操作:百万次操作/每秒每秒如如TMS320C6201在在时时钟钟为为200MHz时时的的峰峰值值性性能能可可达达2400MOPS3.MFLOPS:百万次浮点操作:百万次浮点操作/每秒每秒如如ADSP-TS201S的峰的峰值值性能可达性能可达14.4GFLOPS第第1章:章:DSP技术概要技术概要1.3.2DSP芯片的性能芯片的性能4.MBPS:百万位:百万位/每秒每秒如如TMS320C6000的的总总线线时时钟钟为为200MHz时时,其其总总线线数数据吞吐率据吞吐率为为800M字字节节/秒秒5.MAC执行时间:完成一次乘执行时间:完成一次乘-累加运算所需时间累加运算所需时间大部分大部分

29、DSP可在单周期内完成一次可在单周期内完成一次MAC6.FFT执行时间完成一个执行时间完成一个N点点FFT运算所需时间运算所需时间第第1章:章:DSP技术概要技术概要1.3.3 DSP芯片的应用芯片的应用 第第1章:章:DSP技术概要技术概要TMS320C5000低功耗低功耗手机手机电信电信数码相机数码相机便携式媒体播放器便携式媒体播放器最佳测控最佳测控电机控制电机控制家用电器家用电器变频电源控制变频电源控制工业自动化工业自动化TMS320C2000高性能高性能无线基站无线基站视频流、视频流、视频会议视频会议视频安防视频安防/监控制监控制医疗成像医疗成像TMS320C6000 TI公司主推的三

30、大公司主推的三大DSP平台平台OpticalNetworkingControl of laser diodeTVscreenDeflection of electron beam for small angle and sharp corner TV screenAutomotive-EPSBattery operated precision for steeringPrinterPrint head controlPaper path motor controlDigitalPowerSupplyProvides control,sensing,PFC,and other functions

31、“Segway”Many new coolApplication to comeTirePressureLow cost pressure sensing based on tire rotation speed measurementC2000系列系列DSP应用领域应用领域第第1章:章:DSP技术概要技术概要 C2000系列系列DSP子系列子系列C2xxC2xx子系列:子系列:16位定点位定点DSP、20MIPS代表器件:代表器件:TMS320F206PZC24xC24x子系列:子系列:16位定点位定点DSP、20MIPS代表器件:代表器件:TMS320F240LF240 xLF240 x子

32、系列:子系列:16位定点位定点DSP、40MIPS代表器件:代表器件:TMS320LF2407F28xF28x子系列:子系列:32位定点位定点DSP、150MIPS代表器件:代表器件:TMS320F2812、TMS320F2810第第1章:章:DSP技术概要技术概要第第1章:章:DSP技术概要技术概要UpTo40MIPSControlPerformanceHigh-PrecisionControlC242F241LC2404ALF2401ALC2402AMulti-Function,Appliance&ConsumerControlF240F243LC2406ALF2402ALF2403ALF

33、2406ALF2407AF2810128-LQFPF2812176-LQFPF2812179-u*BGA150MIPS!SoftwareCompatibleHigh-endDerivativesApplicationspecificversionsScaledDownversionsRoadmapTMS320LF240 x内部结构内部结构D(15-0)CAN SPI SCIA/DConverter10-Bits,16 Channels WDTimer2 Timers 5 Compares8 PWM Outputs Dead Band Logic3 Input Captures2 QEP cha

34、nnelsEventManager2 Timers 5 Compares8 PWM Outputs Dead Band Logic3 Input Captures2 QEP channelsEventManager2 Status Registers32-Bit AccumulatorShift L(0-7)8 Auxiliary Registers8 Level Hardware Stack32-Bit ALUShift L(0,1,4,-6)32-Bit P Register16-Bit T Register16 x 16 Multiply16-Bit Barrel Shifter(L)R

35、epeat CountProgram/Data/I/OBusesProgramFLASH32K wordsC2xxDSPCoreDataRAM2.5K wordsPeripheralBusBootROM256 wordsA(15-0)LF2407Shown第第1章:章:DSP技术概要技术概要XD(15-0)CAN2.0B SPI2SCIA/DConverter12-Bits,16 Channels WDTimer2 Timers 5 Compares8 PWM Outputs Dead Band Logic3 Input Captures2 QEP channelsEventManager2

36、Timers 5 Compares8 PWM Outputs Dead Band Logic3 Input Captures2 QEP channelsEventManager2 Status Registers32-Bit Accumulator3 32-Bit Timers8 Auxiliary RegistersStack Point(SP)32-Bit ALUShift L(0,1,4,-6)32-Bit P Register32-Bit T Register32 x 32 Multiply32-Bit Barrel Shifter(L)Repeat CountProgram/Data

37、/I/OBusesProgramFLASH128K words150-MIPSC28x32位位DSPCoreDataRAM18K wordsPeripheralBusBootROM4K wordsXA(18-0)LF2407Shown第第1章:章:DSP技术概要技术概要 McBSPTMS320F28x内部结构内部结构TIDSP占手机市场占手机市场的的60%TIDSP被前被前10位因特网位因特网消费类电子产品制造商中消费类电子产品制造商中的的8个所选中个所选中TIDSP被前被前8位位数码相机制造商数码相机制造商中的中的7个所选中个所选中TIDSP占占IP电话电话设计的设计的80%TIDSP占占V

38、OIP网网关市场的关市场的80%TIDSP被前被前10位位无线基站制造商无线基站制造商中的中的8个所采用个所采用TMS320C5000C5000系列系列DSP的应用的应用第第1章:章:DSP技术概要技术概要 C5000系列系列DSP子系列子系列C54xC54x子系列:子系列:16位定点位定点DSP、100160MIPS代表器件:代表器件:TMS320VC5402、VC5409、VC5416C55xC55x子系列:子系列:16位定点位定点DSP、400MIPS代表器件:代表器件:TMS320VC5510、VC5509、VC5502C54xC54xARM7ARM7子系列:子系列:代表器件:代表器件

39、:TMS320VC5470、VC5471、DSC21C55xC55xARM9ARM9子系列:子系列:即即OMAP平台:平台:Open Multimedia Applications Platform代表器件:代表器件:OMAP5910第第1章:章:DSP技术概要技术概要第第1章:章:DSP技术概要技术概要Application EnhancedC5502400 MIPSC5509288-400 MIPSC5510320-400 MIPSC55xTM DSP DSP+RISCPowerEfficiency/SystemDensityC5000系列系列DSPC5470C5470C54xC54xTM

40、TM+ARM7+ARM7C5471C5471C54xC54xTMTM+ARM7+ARM7OMAPTM OMAP5910MulticoreC5420 200 MIPSC5421 200 MIPSC5441532 MIPSC55xTMMulticoreSoftwareCompatibleC5407C5407120 MIPS120 MIPSC540150 MIPSC5402100-160 MIPSC540980-160 MIPSC5410100-160MIPSC5416120-160 MIPSOver500MillionShippedC54xTMDSPWorldsMostPopularDSP$5Bi

41、llioninDesign-insC55xTMDSPBestDSPMicroprocessorReportDSPProductoftheYearInternetTelephonyEDN2000DSPC5404C5404120120 MIPS MIPSRoadmapHighPerformance160-MIPSperformance16KwordsSRAM3McBSPs6-channelDMA8/16-bitHPI1.2-Vand1.8-VcoreoptionsLowPower500个个8kbps码码率的语音通道率的语音通道n可对强制长度、码率及帧可对强制长度、码率及帧长度等参数进行编程长度等参

42、数进行编程与与C6414/C6415 DSP的封装的封装完全兼容完全兼容L2 Cache/Memory1M Byte TotalTMS320C6416(无线基站应用)内部结构(无线基站应用)内部结构第第1章:章:DSP技术概要技术概要SDRAM600/500MhzDSP1.4/1.2voltsl4800MIPS(600MHz)l16KBL1P.16KBL1D.256KBL2.IIC总线总线66MHzPCIl32位、位、66MHz、3.3Vl支持主支持主/从模式,符合从模式,符合PCI2.2规范规范10/100M以太网接口以太网接口EMAC+MDIO64-bitwide133MHzTMS320D

43、M642DSPThreeDual-ChannelVideoPortsl每个视频口有每个视频口有2个视频通道,并可由软件个视频通道,并可由软件配置为输入口或输出口配置为输入口或输出口l具有视频滤波、水平缩放功能具有视频滤波、水平缩放功能l可直接与视频器件无缝连接可直接与视频器件无缝连接l支持支持BT656,数字数字TV格式格式(SDTV和和HDTV),原始视频原始视频I/Ol每个视频口可支持每个视频口可支持8-bit/10-bit/16-bit/20-bitMcASPl多通道音频串口多通道音频串口l最多支持最多支持16个个立体声通道立体声通道NEWNEWNEWTMS320DM642(数字媒体应用)内部结构(数字媒体应用)内部结构 本章课件部分内容参考了美国本章课件部分内容参考了美国TI公司及北京合公司及北京合众达公司所提供的技术资料,特此表示感谢。众达公司所提供的技术资料,特此表示感谢。第第1章:章:DSP技术概要技术概要谢谢观看/欢迎下载BY FAITH I MEAN A VISION OF GOOD ONE CHERISHES AND THE ENTHUSIASM THAT PUSHES ONE TO SEEK ITS FULFILLMENT REGARDLESS OF OBSTACLES.BY FAITH I BY FAITH

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 考试试题 > 消防试题

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知得利文库网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号-8 |  经营许可证:黑B2-20190332号 |   黑公网安备:91230400333293403D

© 2020-2023 www.deliwenku.com 得利文库. All Rights Reserved 黑龙江转换宝科技有限公司 

黑龙江省互联网违法和不良信息举报
举报电话:0468-3380021 邮箱:hgswwxb@163.com