计算机组成原理试题和答案st.pdf

上传人:ylj18****41534 文档编号:73121192 上传时间:2023-02-15 格式:PDF 页数:3 大小:143.38KB
返回 下载 相关 举报
计算机组成原理试题和答案st.pdf_第1页
第1页 / 共3页
计算机组成原理试题和答案st.pdf_第2页
第2页 / 共3页
点击查看更多>>
资源描述

《计算机组成原理试题和答案st.pdf》由会员分享,可在线阅读,更多相关《计算机组成原理试题和答案st.pdf(3页珍藏版)》请在得力文库 - 分享文档赚钱的网站上搜索。

1、 1 本科生期末试卷 二 一选择题(每小题 1 分,共 10 分)1 六七十年代,在美国的_州,出现了一个地名叫硅谷。该地主要工业是_它也是_的发源地。A 马萨诸塞,硅矿产地,通用计算机 B 加利福尼亚,微电子工业,通用计算机 C 加利福尼亚,硅生产基地,小型计算机和微处理机 D 加利福尼亚,微电子工业,微处理机 2 若浮点数用补码表示,则判断运算结果是否为规格化数的方法是_。A 阶符与数符相同为规格化数 B 阶符与数符相异为规格化数 C 数符与尾数小数点后第一位数字相异为规格化数 D 数符与尾数小数点后第一位数字相同为规格化数 3 定点 16 位字长的字,采用 2 的补码形式表示时,一个字所

2、能表示的整数范围是_。A-215 +(215 -1)B-(215 1)+(215 1)C-(215+1)+215 D-215 +215 4 某 SRAM 芯片,存储容量为 64K16 位,该芯片的地址线和数据线数目为_。A 64,16 B 16,64 C 64,8 D 16,16。5 交叉存贮器实质上是一种_存贮器,它能_执行_独立的读写操作。A 模块式,并行,多个 B 模块式串行,多个 C 整体式,并行,一个 D 整体式,串行,多个 6 用某个寄存器中操作数的寻址方式称为_寻址。A 直接 B 间接 C 寄存器直接 D 寄存器间接 7 流水 CPU 是由一系列叫做“段”的处理线路所组成,和具有

3、 m 个并行部件的 CPU相比,一个 m 段流水 CPU_。A 具备同等水平的吞吐能力 B 不具备同等水平的吞吐能力 C 吞吐能力大于前者的吞吐能力 D 吞吐能力小于前者的吞吐能力 8 描述 PCI 总线中基本概念不正确的句子是_。A HOST 总线不仅连接主存,还可以连接多个 CPU B PCI 总线体系中有三种桥,它们都是 PCI 设备 C 以桥连接实现的 PCI 总线结构不允许许多条总线并行工作 D 桥的作用可使所有的存取都按 CPU 的需要出现在总线上 9 计算机的外围设备是指_。A 输入/输出设备 B 外存储器 C 远程通信设备 D 除了 CPU 和内存以外的其它设备 10 中断向量

4、地址是:_。A 子程序入口地址 B 中断服务例行程序入口地址 C 中断服务例行程序入口地址的指示器 D 中断返回地址 二.填空题(每题 3 分,共 15 分)1 为了运算器的 A._高速性_,采用了 B._先行_进位,C._阵列_乘除法和流水线等并行措施。2 相联存储器不按地址而是按 A.内容_访问的存储器,在 cache 中用来存放 B._ 2 行地址表_,在虚拟存储器中用来存放 C._页表和段表_。3 硬布线控制器的设计方法是:先画出 A._指令周期_流程图,再利用 B._布尔代数_写出综合逻辑表达式,然后用 C._门电路、触发器或可编程逻辑。_等器件实现。4 磁表面存储器主要技术指标有

5、A._ 存储密度_,B._存储容量_,C._平均存取时间_,和数据传输率。5 DMA 控制器按其 A._组成_结构,分为 B._选择_型和 C._多路_型两种。三(9 分)求证:X补+Y 补 =X+Y 补 (mod 2)四(9 分)某计算机字长 32 位,有 16 个通用寄存器,主存容量为 1M 字,采用单字长二地址指令,共有 64 条指令,试采用四种寻址方式(寄存器、直接、变址、相对)设计指令格式。五(9 分)如图 B2.1 表示使用快表(页表)的虚实地址转换条件,快表存放在相联存贮器中,其中容量为 8 个存贮单元。问:(1)当 CPU 按虚拟地址 1 去访问主存时,主存的实地址码是多少?(

6、2)当 CPU 按虚拟地址 2 去访问主存时,主存的实地址码是多少?(3)当 CPU 按虚拟地址 3 去访问主存时,主存的实地址码是多少?页号 该页在主存中的起始地址 虚拟地址 页号 页内地址 33 25 7 6 4 15 5 30 42000 38000 96000 60000 40000 80000 50000 70000 1 2 3 15 0324 7 0128 48 0516 图 B2.1 六(10 分)假设某计算机的运算器框图如图 B2.2 所示,其中 ALU 为 16 位的加法器,SA、SB为 16 位暂存器,4 个通用寄存器由 D 触发器组成,Q 端输出,其读写控制如下表所示:读控制 写控制 R0 RA0 RA1 选择 W WA0 WA1 选择 1 1 1 1 0 0 0 1 1 x 0 1 0 1 x R0 R1 R2 R3 不读出 1 1 1 1 0 0 0 1 1 x 0 1 0 1 x R0 R1 R2 R3 不写入 3 要求:(1)设计微指令格式。(2)画出 ADD,SUB 两条指令微程序流程图。七(9 分)画出单机系统中采用的三种总线结构。八(9 分)试推导磁盘存贮器读写一块信息所需总时间的公式。图 B2.2 九(10 分)机动题 十(10 分)机动题

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 应用文书 > 工作报告

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知得利文库网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号-8 |  经营许可证:黑B2-20190332号 |   黑公网安备:91230400333293403D

© 2020-2023 www.deliwenku.com 得利文库. All Rights Reserved 黑龙江转换宝科技有限公司 

黑龙江省互联网违法和不良信息举报
举报电话:0468-3380021 邮箱:hgswwxb@163.com