微机原理与接口技术习题.pdf

上传人:l**** 文档编号:72024545 上传时间:2023-02-08 格式:PDF 页数:37 大小:1.85MB
返回 下载 相关 举报
微机原理与接口技术习题.pdf_第1页
第1页 / 共37页
微机原理与接口技术习题.pdf_第2页
第2页 / 共37页
点击查看更多>>
资源描述

《微机原理与接口技术习题.pdf》由会员分享,可在线阅读,更多相关《微机原理与接口技术习题.pdf(37页珍藏版)》请在得力文库 - 分享文档赚钱的网站上搜索。

1、微机原理与接口技术习题微机原理与接口技术习题一、单项选择题1、80486CPU 进行算术和逻辑运算时,可解决的信息的长度为(D )。A、32 位 B、16 位 C、8 位 D、都可以2、在下面关于微解决器的叙述中,错误的是(C )。A、微解决器是用超大规模集成电路制成的具有运算和控制功能的芯片B、一台计算机的 CPU 具有 1 个或多个微解决器C、寄存器由具有特殊用途的部分内存单元组成,是内存的一部分D、不同型号的 CPU 也许具有不同的机器指令3、若用 MB 作为 PC 机主存容量的计量单位,1MB 等于(B )字节。A、210 个字节 B、220 个字节 C、230 个字节 D、240 个

2、字节4、运算器在执行两个用补码表达的整数加法时,判断其是否溢出的规则为(D )A、两个整数相加,若最高位(符号位)有进位,则一定发生溢出B、两个整数相加,若结果的符号位为 0,则一定发生溢出C、两个整数相加,若结果的符号位为 1,则一定发生溢出。D、两个同号的整数相加,若结果的符号位与加数的符号位相反,则一定发生溢出5、运算器的重要功能是(C )。A、算术运算 B、逻辑运算 C、算术运算与逻辑运算 D、函数运算6、指令 ADD CX,55HBP的源操作数的寻址方式是(D)。A、寄存器寻址 B、直接寻址 C、寄存器间接寻址 D、寄存器相对寻址7、设(SS)=3300H,(SP)=1140H,在堆

3、栈中压入 5 个字数据后,又弹出两个字数据,则(SP)=(A)A、113AH B、114AH C、1144H D、1140H8、若 SI=0053H,BP=0054H,执行 SUB SI,BP 后,则(C)。A、CF=0,OF=0 B、CF=0,OF=1 C、CF=1,OF=0 D、CF=1,OF=19、已知(BP)=0100H,(DS)=7000H,(SS)=8000H,(80100H)=24H,(80101H)=5AH,(70100H)=01H,(70101H)=02H,指令 MOV BX,BP执行后,(BX)=(D)。A、0102H B、0201H C、245AH D、5A24H10、实

4、模式下 80486CPU 对指令的寻址由(A)决定。A、CS,IP B、DS,IP C、SS,IP D、ES,IP11、使用 80486 汇编语言的伪操作指令定义:VAL DB 2 DUP(1,2,3 DUP(3),2DUP(1,0)则在 VAL 存储区内前十个字节单元的数据是(D)。A、1,2,3,3,2,1,0,1,2,3 B、1,2,3,3,3,3,2,1,0,1C、2,1,2,3,3,2,1,0 D、1,2,3,3,3,1,0,1,0,112、下列四条指令都可用来使累加器清0,但其中不能清进位位的是(C)。A、XOR AL,AL B、AND AL,0 C、MOV AL,0 D、SUB

5、AL,AL13、若(AX)=96H,(BX)=65H,依次执行 ADD AX,BX 指令和 DAA 指令后,(AL)=(C)。A、0FBH B、01H C、61H D、0BH14、下列能使 CF 标志置 1 的指令是(C)。A、CMC B、CLC C、STC D、CLD15、MOV AX,BP+SI隐含使用的段寄存器是(D)。A、CS B、DS C、ES D、SS16、计算机工作中只读不写的存储器是(B )。A、DRAM B、ROM C、SRAM D、EEPROM17、下面关于主存储器(也称为内存)的叙述中,不对的的是(B )。A、当前正在执行的指令与数据都必须存放在主存储器内,否则解决器不能

6、进行解决B、存储器的读、写操作,一次仅读出或写入一个字节C、字节是主存储器中信息的基本编址单位D、从程序设计的角度来看,cache(高速缓存)也是主存储器18、CPU 对存储器或 I/O 端口完毕一次读/写操作所需的时间称为一个(B )A、指令 B、总线 C、时钟 D、读写19、存取周期是指(D)。A、存储器的写入时间B、存储器的读出时间C、存储器进行连续写操作允许的最短时间间隔D、存储器进行连续读/写操作允许的最短时间 3 间隔20、下面的说法中,(C )是对的的。A、EPROM 是不能改写的B、EPROM 是可改写的,所以也是一种读写存储器C、EPROM 是可改写的,但它不能作为读写存储器

7、周期。D、EPROM 只能改写一次21、主存和 CPU 之间增长高速缓存的目的是(A )。A、解决 CPU 和主存间的速度匹配问题 B、扩大主存容量C、既扩大主存容量,又提高存取速度 D、增强 CPU 的运算能力22、采用虚拟存储器的目的是(C )。A、提高主存速度 B、扩大外存的容量C、扩大内存的寻址空间 D、提高外存的速度23、某数据段位于以 70000 起始的存储区,若该段的长度为 64KB,其末地址是(C )。A、70FFFH B、80000H C、7FFFFH D、8FFFFH24、微机系统中的存储器可分为四级,其中存储容量最大的是(D )。A、内存 B、内部寄存器 C、高速缓冲存储

8、器 D、外存25、下面的说法中,(B )是对的的。A、指令周期等于机器周期 B、指令周期大于机器周期C、指令周期小于机器周期 D、指令周期是机器周期的两倍26、按与存储器的关系,I/O 端口的编址方式分为(C)。A、线性和非线性编址 B、集中与分散编址C、统一和独立编址 D、重叠与非重叠编址27、在中断传送方式下,主机与外部设备间的数据传送通路是(A)。A、数据总线 DB B、专用数据通路 C、地址总线 AB D、控制总线 CB28、状态信息是通过(A)总线进行传送的。A、数据 B、地址 C、控制 D、外部29、下列总线中,属于局部总线的是(D)。A、ISA B、EISA C、MCA D、PC

9、I30、运用程序查询方式传送数据时,CPU 必须读(A)以判断是否传送数据。A、外设的状态 B、DMA 的请求信号 C、数据输入信息 D、外设中断请求31、CPU 与外设间数据传送的控制方式有(D )。A、中断方式 B、DMA 方式C、程序控制方式 D、以上三种都是32、CPU 与 IO 设备间传送的信号有(D )。A、数据信息 B、控制信息C、状态信息 D、以上三种都是33、在中断方式下,外设数据输入到内存的途径是(D )。A、外设数据总线内存 B、外设数据总线CPU 内存C、外设CPU DMAC 内存 D、外设I O 接口CPU 内存34、CPU 响应中断请求和响应 DMA 请求的本质区别

10、是(D )。A、中断响应靠软件实现 (B)速度慢 (C)控制简朴D、响应中断时,CPU 仍然仍控制总线,而响应 DMA 请求时,CPU 要让出总线35、将微解决器、内存储器及 I/O接口连接起来的总线是(C)。A、片总线 B、外总线 C、系统总线 D、局部总线36、在下列指令中,能使 PC 机 CPU 对 I/O端口进行读写访问的是(C)。A、中断指令 B、串操作指令 C、输入输出指令 D、传送指令37、下列几种芯片是 PC 机的常用芯片,它们之中可接管总线控制数据传送的是(D)。A、定期器/计数器芯片 B、串行接口芯片C、并行接口芯片D、DMA 控制器芯片38、下列几种芯片是 PC 机的常用

11、 I/O接口芯片,它们之中可接管总线控制数据传送的是(B)A、8253A B、8237A C、8259A D、8255A39、在下列指令中,能使 PC 机 CPU 对 I/O 端口进行读写访问的是(C)。A、中断指令 B、串操作指令 C、输入/输出指令 D、传送指令40、将微解决器、内存储及 I/O 接口连接起来的总线是(C)。A、片总线 B、外总线 C、系统总线 D、内部总线41、支持无条件传送方式的接口电路中,至少应包含(D )。A、数据端口,控制端口 B、状态端口 C、控制端口 D、数据端口42、CPU 与慢速的外设进行数据传送时,采用(B )方式可提高 CPU 的效率。A、查询 B、中

12、断 C、DMA D、无条件传送43、当采用(A )输入操作情况时,除非计算机等待,否则无法传送数据给计算机。A、程序查询方式 B、中断方式 C、DMA 方式 D、IOP 解决机方式44、微机中地址总线的作用是(C )。A、用于选择存储单元 B、用于选择进行信息传输的设备C、用于指定存储单元和 I/O 设备接口电路的选择地址 D、用于拟定操作对象45、计算机使用总线结构便于增减外设,同时(C )。A、减少了信息的传输量 B 提高了信息的传输量C、减少了信息传输线的条数 D、增长了信息传输线的条数46、若 AL=3BH,AH=7DH,则 AL 和 AH 中的内容相加后,标志 CF、SF 和 OF

13、的状态分别是(A)A、0、1、1 B、1、1、1 C、0、0、0 D、1、1、047、若 AL=3BH,AH=7DH,则 AL 和 AH 中的内容相减后,标志 CF、AF 和 PF 的状态分别是(B)A、0、0、1 B、1、1、1 C、0、1、0 D、1、0、048、下列有关指令指针寄存器的说法中,哪一个是对的的(B)。A、IP 存放当前正在执行的指令在代码段中的偏移地址B、IP 存放下一条将要执行的指令在代码段中的偏移地址C、IP 存放当前正在执行的指令在存储器中的物理地址D、IP 存放当前正在执行的指令在存储器中的段地址49、最小模式时,当 M/IO(-)为低电平时,表达 CPU 正在对(

14、B)进行访问。A、存储器 B、I/O 端口 C、外部存储器 D、EPROM50、下面有关 MN/MX(-)的叙述对的的是(C)A、是工作模式选择信号,由 CPU 产生,为高电平时 CPU 工作在最小模式,为低电平时,CPU 工作在最大模式B、是工作模式选择信号,由 CPU 产生,为低电平时 CPU 工作在最小模式,为高电平时,CPU 工作在最大模式C、是工作模式选择信号,由外部输入,为低电平时CPU 工作在最小模式,为高电平时,CPU 工作在最大模式D、是工作模式选择信号,由外部输入,为高电平时CPU 工作在最小模式,为低电平时,CPU 工作在最大模式51、某 CPU 的主频为 250MHZ,

15、则它的时钟周期为(D)A、250ns B、50ns C、40ns D、4ns52、假如访问存储器时使用 BP 寻址,则默认的段寄存器是(D)A、CS B、ES C、DS D、SS53、某单元在数据段中,已知 DS=1000H,偏移地址为 1200H,则它的物理地址为(B)A、10000H B、11200H C、12100H D、13000H54、某系统中,已知 SS=2360H,SP=0800H,若将 20H 个字节的数据入栈,则 SP 的内容为(D)A、0780H B、0820H C、23E20H D、07E0H55、某系统中,已知建立堆栈时 SS=2360H,SP=0800H,通过一段时间

16、后,SP 的内容变为 0700H,则堆栈中有多少个字的数据(A)A、80H B、50H C、100 D、100H56、在下列伪指令中定义字变量的是(B)。A、DD B、DW C、DQ D、DT57、下列指令中,能使 AL 的内容固定为偶数的是(C)。A、ADD AL,01 H B、OR AL,0FEH C、AND AL,0FEH D、XOR AL,0FEH58、改变(C)寄存器的值,可改变堆栈中栈顶元素的位置。A、BP B、IP C、SP D、BX59、加减类运算指令对标志位的状态(A)。A、有影响 B、部分影响 C、无影响 D、任意60、当 AH=(C)时,执行 INT 21H 指令可在屏幕

17、上显示一组字符。A、01H B、02H C、09H D、0AH61、已知 VAR DW 1,2,$+2,5,6 若汇编时 VAR 分派的偏移地址是 2023 和,则汇编后 2023H 单元的内容是(D)。A、6H B、14H C、5H D、16H62、若某数据段位于存储区 68000H7FFFFH,则该数据段的段基址是(D)。A、68000H B、7FFFFH C、6000H D、6800H63、SP 的作用是用来指示(A)。A、栈顶元素的有效地址 B、下一条要执行指令的地址C、下一条要取的指令的地址 D、栈底元素的有效地址64、在数据传送指令执行过程中,不能直接与立即数进行传送的是(B)。A

18、、通用寄存器 B、段寄存器 C、存储器 D、通用寄存器和存储器65、转移类指令对标志位的状态(C)。A、有影响 B、部分影响 C、无影响 D、随意66、欲从存储单元取某操作数,可采用(D)。A、寄存器寻址、寄存器间接寻址 B、立即寻址、直接寻址C、立即寻址、寄存器间接寻址 D、寄存器间接寻址、直接寻址67、在指令 MOV AX,0 执行后,CPU 状态标志位 ZF 的取值(D)。A、为 0 B、为 1 C、不拟定 D、不改变68、已知 AL=10010111H,BL=00010101H,执行 ADD AL,BL 指令后,OF、SF、CF、ZF 标志的状态为(B)。A)、1、0、1、1 B、1、

19、1、0、0 C、0、0、1、1 D、0、1、0、169、下列指令中,错误的是(C)。A、MOV BX,OFFSET BUF B、LEA SI,BUFC、LEA DI,OFFSET BUF D、MOV BP,SEG BUF70、输入/输出指令对标志位的状态(C)。A、有影响 B、部分影响 C、无影响 D、任意71、用 3 片 8259A 级联,最多可管理的中断数是(B )。A、24 级 B、22 级C、23 级 D、21 级72、CPU 响应 INTR 和 NMI 中断时,相同的必要条件是(A )。A、当前指令执行结束 B、允许中断C、当前访问内存结束 D、总线空闲73、通常,中断服务程序中的一

20、条 STI 指令目的是(B )。A、允许低一级中断产生 B、开放所有可屏蔽中断C、允许同级中断产生 D 允许高一级中断产生74、特殊屏蔽方式要解决的重要问题是(C )。A、屏蔽所有中断 B、设立最低优先级 C、开放低档中断 D、响应同级中断75、对可编程接口芯片进行读/写操作的必要条件是(D).A、RD=0 B、WR=0 C、RD=0 或 WR=0 D、CS=076、用两只中断控制器 8259A级联后,CPU 的可屏蔽硬中断可扩大到(D)。A、64 级 B、32 级 C、16 级 D、15 级77、在 PC 机中,启动硬中断服务程序执行的是(B)。A、主程序中安排的中断指令 B、中断控制器发出

21、的中断请求信号C、主程序中安排的转移指令 D、主程序中安排的调用指令78、假如有多个中断请求同时发生,系统将根据它们的优先级高低,响应优先级最高的中断请求,若要调整响应顺序,则应使用(C)。A、中断嵌套 B、中断响应 C、中断屏蔽 D、中断向量79、当系统发生某个事件时,CPU 暂停现行程序的执行转去执行相应程序的过程,称为(B)。A、中断请求 B、中断响应 C、中断嵌套 D、中断屏蔽80、8086/8088CPU 采用(B)方式,保证在有多个中断源的中断系统中,拟定一个中断源并转入相应的中断服务程序。A、中断向量 B、向量中断 C、优先排队 D、并行工作81、运算器由很多部件组成,其核心部分

22、是(B )。A、数据总线 B、算术逻辑单元 C、累加器 D、多路开关82、在一般的微解决器中,(D )包含在 CPU 中。A、内存 B、输入/输出单元 C、磁盘驱动器 D、算术逻辑单元83、80486CPU 的标志寄存器中,OF 标志表达运算结果的(C )情况。A、进/借位 B、符号 C、溢出 D、辅助进位84、若某数据段位于存储区 38000H47FFFH,则该数据段的段基址为(D)。A、38000H B、47FFFH C、3000H D、3800H85、程序设计中所使用的地址是(A)。A、逻辑地址 B、有效地址 C、物理地址 D、段基址86、80X86 执行程序时,对存储器进行访问时,物理

23、地址可由(B)组合产生。A、SS 和 IP B、CS 和 IP C、DS 和 IP D、CS 和 BP87、某解决器与内存进行数据互换的外部数据总线为32 位,它属于(C)。A、8 位解决器 B、16 位解决器 C、32 位解决器 D、64 位解决器88、在堆栈操作中,隐含使用的通用寄存器是(D)。A、AX B、BX C、SI D、SP89、重要决定微机性能的是(A)A、CPU B、耗电量 C、质量 D、价格90、十进制负数 38 的八位二进制补码是(B)A、01011011B B、11011010B C、11011011B D、01011010B91、设 AL=7FH,要使 AL=80H,应

24、使用下列哪一条指令(D)。A、AND AL,80H B、OR AL,80H C、XOR AL,80H D、NOT AL92、在执行十进制调整指令 DAA,DAS 之前必须将结果存放于(C)中。A、AX B、AH C、AL D、BL93、下列指令执行后影响标志位的是(C)。A、MOV B、PUSH C、ADD D、XCHG94、唯一能相应存储单元的地址是(A)。A、物理地址 B、端口地址 C、有效地址 D、逻辑地址95、计算机能直接执行的语言是(A)。A、机器语言 B、汇编语言 C、高级语言 D、程序设计语言96、需采用先进后出原则操作的存储区是(D)。A、寄存器组 B、地址缓冲器 C、数据寄存

25、器 D、堆栈区97、寄存器 SP 用于对(B)的操作。A、空闲单元 B、堆栈单元 C、数据单元 D、指令单元98、若(BX)=1000H,(DS)=2023H,(21000H)=12H,(21001H)=34H,执行 LEA SI,BX指令后,SI 寄存器的内容是(C)。A、1234H B、3412H C、1000H D、0010H99、若(AL)=80H,执行 NEG AL 指令后,CF 和 OF 标志位的状态分别为(C)。A、0 和 0 B、0 和 1 C、1 和 0 D、1 和 1100、若要完毕(AX)*7/2 运算,则在下列四条指令之后添加(C)指令。MOV BX,AX;MOV CL

26、,3;SAL AX,CL;SUB AX,BX()。A、ROR AX,1 B、SAL AX,1 C、SAR AX,1 D、DIV AX,2101、计算机的主内存有 3K 字节,则内存地址寄存器需(C )位就足够。A、10 B、11 C、12 D、13102、若 256KB 的 SRAM 具有 8 条数据线,那么它具有(B )地址线。A、10 B、18 C、20 D、32103、可以直接存取 1M 字节内存的微解决器,其地址线需(C )条。A、8 B、16 C、20 D、24104、规格为 40968 的存储芯片 4 片,组成的存储体容量为(C )。A、4KB B、8KB C、16KB D、32K

27、B105、一个有 16 字的数据区,其起始地址为 70A0:DDF6H,则该数据区末字单元的物理地址为(B)。A、14E96H B、7E814H C、7E7F6H D、7E816H106、某微型计算机可直接寻址 64M 字节的内存空间,其 CPU 的地址总线至少应有(D)条。A、20 B、30 C、16 D、26107、对于地址总线为 32 位的微解决器来说,其直接寻址范围可达(D)。A、64MB B、256MB C、512MB D、4GB108、通常高速缓存是由快速(A )组成。A、SRAM B、DRAM C、EEPROM D、Flash109、CPU 在执行指令的过程中,每完毕一次对存储器

28、或I/O 端口的访问过程,称为(B)。A、时钟周期 B、总线周期 C、总线读周期 D、总线写周期110、某 CPU 有 32 条地址线,与之相连的一个 I/O 芯片的口地址为 210H21FH,则该 I/O 芯片的片选信号至少应由(D)条地址线译码后产生。A、16 B、10 C、4 D、6111、设某一个单元的物理地址是 54321H,则对的的逻辑地址表达为(C)A、4321H:50000H B、54320H:1H C、5430H:0021H D、5432H:00001H112、假如一个程序在执行前 CS=1000H,IP=2023H,该程序的起始地址是(B)A、3000H B、12023H

29、C、21000H D、1000H113、假如一个堆栈从地址 1250H:0100H 开始,SP=0050,则 SS 的段地址是(B)A、12600H B、1260H C、1265H D、125BH114、若已知X补=11101011B,Y补=01001010B,则X Y 补=(A)A、10100001B B、11011111B C、10100000B D、溢出115、下列描述对的的是(B)。A、汇编语言仅由指令性语句组成B、汇编语言涉及指令性语句和伪指令语句C、指令性语句和伪指令语句的格式是完全相同的D、指令性语句和伪指令语句需经汇编程序翻译成机器代码后才干执行116、下列指令中不属于逻辑运算

30、指令的是(B)。A、XOR B、CWD C、NOT D、OR117、假定 DX=10111001B,CL=3,CF=1,则执行指令 SHL DX,CL 后,DX 的值为(D)。A、005CH B、0017H C、1700H D、05C8H118、下列指令中不会改变指令指针寄存器内容的是(A)。A、MOV B、JMP C、CALL D、RET119、伪指令 ENDP 告诉汇编程序(B)。A、宏定义结束 B、过程定义结束C、段定义结束 D、过程运营结束120、运用 DOS 系统功能调用的 9 号(AH=9)功能,显示一个字符串,其入口参数应为(A)。A、DS:DX=字符串首地址 B、DS:DX=字

31、符串末地址C、CS:DX=字符串首地址 D、CS:DX=字符串末地址121、PC 机中,拟定硬中断的服务程序入口地址的是(C)。A、主程序中的调用指令 B、主程序中的转移指令C、中断控制器发出的类型码 D、中断控制器中的中断服务寄存器122、8086/8088 CPU 的引脚中,接有硬中断信号的引脚有(C)。A、15 个 B、8 个 C、2 个 D、1 个123、设 8259A 当前最高优先级为 IR5,假如要使该中断在下一循环中变为最低优先级,则 OCW2 应设为(C )。A、11100000 B、10100101C、10100000 D、01100101124、欲读取 8259A 的 IM

32、R 内容,可(D )。A、先向 8259A 写入 OCW3。然后读 8259A 的奇地址 B、直接读 8259A 的偶地址C、先向 8259A 写入 OCW3。然后读 8259A 的偶地址 D、直接读 8259A 的奇地址125、80486CPU 响应中断时,自动压入堆栈的信息是(D )。A、AX,BX,CX,DX 的内容 B、AX,CX 的内容C、CS,IP,SP 的内容 D、CS,IP,标志寄存器的内容126、实模式下,80486 管理的内存空间中,地址为00000H003FFH 中存放着(D )A、用户程序代码 B、BIOS 代码 C、DOS 系统代码 D、中断向量表127、设某中断服务

33、程序在中断向量表的地址为:0:70H,则该中断的中断类型码应是(D )。A、35H B、18H C、1BH D、1CH128、下列引起 CPU 程序中断的四种情况中,(C )需要由硬件提供中断类型码。A、INTO B、NMI C、INT R D、INT n129、实模式下,对于 80486 微机系统,其中断类型码为 18H 的中断向量从内存中物理地址为(D )开始存放,共占()个字节。A、00072H,4 B、00048H,2 C、00030H,2 D、00060H,4130、若 8259 工作在自动循环方式下,当前 IR3 上的中断请求已执行并返回,则 8 个中断源中优先级最高的是(A )。

34、A、IR4 B、IR2 C、IR3 D、IR0131、8259A 应用中,需对 IR5,IR3 进行屏蔽,操作命令字 OCW1 应写入(B )。A、D7H B、28H C、53H D、35H132、中断向量可以提供(C )。A、被选中设备的起始地址 B、传送数据的起始地址C、中断服务程序入口地址 D、主程序的断点地址133、非屏蔽中断的中断类型号是(B )。A、1 B、2 C、3 D、4134、通常情况下,一个外中断服务程序的第一条指令是STI,其目的是(C )。A、开放所有屏蔽中断 B、允许低一级中断产生C、允许高一级中断产生 D、允许同一级中断产生135、执行返回指令,退出中断服务程序,这

35、时返回地址来自(C )。A、ROM 区 B、程序计数器 C、堆栈区 D、CPU 的暂存寄存器136、实模式下,NMI 中断的中断矢量在中断矢量表中的位置是(C )。A、由 DOS 自动分派 B、由程序指定C、固定在已 0008H 开始的 2 个字单元中 D、固定在中断矢量表表首137、4 片 8259 级联工作,可管理的外部中断源的级数为(D )。A、4 B、32 C、28 D、29138、PC 机中为使工作于一般全嵌套方式的8259 中断控制器能接受下一个中断请求,在中断服务程序结束处应(C )。A、执行 IRET 指令 B、执行 POP 指令 C、发送 EOI 命令 D、发送 OCW3 命

36、令139、80486CPU 工作在实模式下执行指令 INT 30H 时,中断服务程序的入口地址存放在以(C )开始的两个字节单元中。A、00120H B、00090H C、000C0H D、00060H140、下列说法中,错误的是(C )。A、8259A 的自动 EOI 方式只合用于不出现多重中断的场合。B、8259A 的初始化结束后,在写入 OCW2 之前,它按完全嵌套方式工作。C、在 PC/XT 下不能扩展新的 8259A。D、8259A 的 8 个中断源的中断向量在中断向量表中是连续存放的。141、微机中控制总线提供(D )。A、来自 I/O 设备和存储器的响应信号 B、所有存储器和 I

37、/O 设备的时序信号和控制信号C、存储器和 I/O 设备的地址码 D、上述(B)(A)142、占用 CPU 时间最长的数据传送方式是(C )。A、DMA B、中断 C、查询 D、无条件143、在微型计算机中将各个重要组成部件连接起来,组成一个可扩充基本系统的总线称之为(D )。A、外部总线 B、内部总线 C、局部总线 D、系统总线144、现行 PC 机中,I/O 口常用的 I/O 地址范围是(D )。A、0000HFFFFH B、0000H7FFFH C、0000H3FFFH D、0000H03FFH145、PC 机执行输出指令 OUT 时,向相应的 I/O 接口芯片产生的有效控制信号是(C

38、)。A、AEN B、IOR C、IOW D、ALE146、当 M/IO=0,W/R=0 时,80486CPU 完毕的操作为(B )。A、存储器读 B、I/O 读 C、存储器写 D、I/O 写147、以 80486CPU 构成的 PC 机,其系统总线至少应采用(C)。A、EISA 总线 B、S100 总线 C、ISA 总线 D、PC/XT 总线148、通常一个外设的状态信息在状态端口内占有(A)位。A、1 B、2 C、4 D、8149、按与存储器的关系,I/O 端口的编址方式分为(C)。A、线性和非线性编址 B、集中与分散编址C、统一和独立编址 D、重叠与非重叠编址150、在中断传送方式下,主机

39、与外部设备间的数据传送通路是(A)。A、数据总线 DB B、专用数据通路 C、地址总线 AB D、控制总线 CB151、状态信息是通过(A)总线进行传送的。A、数据 B、地址 C、控制 D、外部152、下列总线中,属于局部总线的是(D)。A、ISA B、EISA C、MCA D、PCI153、运用程序查询方式传送数据时,CPU 必须读(A)以判断是否传送数据。A、外设的状态 B、DMA的请求信号 C、数据输入信息 D、外设中断请求154、若 8259A 工作在自动循环方式下,当前 IR1 上的中断请求已执行并返回,则 8个中断源中优先级最高的是(A)。A、IR2 B、IR0 C、IR7 D、I

40、R5155、要屏蔽某外部中断,可通过改变 8259A(B)的内容实现。A、IRR B、IMR C、ISR D、PR156、欲读取 8259A 的 IRR 的内容,必须先写(D)命令字。A、ICW1 B、OCW2 C、ICW2 D、OCW3157、80X86 系统中硬件中断服务程序的入口地址可由(C)得到。A、主程序中的调用指令 B、主程序中的转移指令158、80486CPU 有(C)引脚可接受外部中断请求信号。A、15 个 B、8 个 C、2 个 D、1 个159、中断控制器 8259A 采用级连方式时最多可管理(A)中断源。A、64 个 B、32 个 C、16 个 D、15 个160、在下列

41、各种中断中,需由外部电路提供中断类型号的是(D)。A、INTO B、INT n C、NMI D、INTR161、台微型计算机的型号是奔四 800,则其中 800 的含义是(D)A、CPU 中有 800 个寄存器 B、CPU 中有 800 个运算器C、该微机的内存为 800MB D、时钟频率为 800MHZ162、算机内部,一切信息的存取,解决和传送都是以(D)形式进行。A、EBCDIC 码 B、ASCII码 C、十六进制编码 D、二进制编码163、位 PC 机中整数的有效范围是(D)A、-3276832767 B、-3276732767C、065535 D、-3276832767 或 0655

42、35164、C)表达中,二进制数 11111111B 表达十进制数1A、原码 B、反码 C、补码 D、BCD 码165、位的二进制数的补码形式表达一个带符号数,它能表达的整数范围是(A、-127+127 B、-128+128 C、-127+128 D、-128+127166、机中运算器和控制器合称为(A)A、CPU B、ALU C、主机 D、ENIAC167、位的个人计算机,一个字节(Byte)由(B)位(bit)组成。)DA、4 B、8 C、16 D、32168、机器中浮点数的表达格式如下:阶符阶码尾符尾码1511100当尾数用补码,阶码(阶码基数为 2,尾数以规格化数表达)用补码表达时,-

43、123.625 的表达形式为(A )。A、0110 B、1010C、0101 D、0110169、能上,8086 的 CPU 由(C)两部分组成。A、SP、ALU B、控制器、FLAGS C、EU、BIU D、EU、ALU170、存器 FLAGS 中存放两类标志,即(B)。A、符号标志、溢出标志 B、控制标志、状态标志C、方向标志、进位标志 D、零标志、奇偶标志171、在保护模式下,代码段的段基址存在于(D)中。A、段选择符 B、指令指针寄存器 C、段寄存器 D、段描述符172、查表指令 XLAT 规定,待查表的首址应存入(D)中。A、BP B、SI C、DI D、BX173、取的某一条指令的

44、偏移地址由(D)提供。A、SI B、BP C、SP D、IP174、寄存器间接寻址方式中,操作数在(C)中。A、通用寄存器 B、堆栈 C、主存单元 D、段寄存器175、运算型指令的寻址和转移型指令的寻址,其不同点在于(A)。A、前者取操作数,后者决定程序的转移地址B、后者取操作数,前者决定程序的转移地址C、两者都是取操作数D、两者都是决定程序的转移地址176、JMP WORD PTR DI是(A)。A、段内间接转移 B、段间间接转移 C、段内直接转移 D、段间直接转移177、INC 指令不影响(B)标志。A、OF B、CF C、SF D、ZF178、逻辑移位指令 SHL 用于(C)。A、带符号

45、数乘 2 B、带符号数除 2 C、无符号数乘 2 D、无符号数除 2179、算术移位指令 SAR 用于(B)。A、带符号数乘 2 B、带符号数除 2 C、无符号数乘 2 D、无符号数除 2180、下列指令中,有语法错误的是(D)。A、MOV SI,AX B、IN AL,DXC、XOR AX,1234H D、OUT 210H,AL181、采用高速缓存 Cache的目的是(B )。A、提高总线速度 B、提高主存速度 C、使 CPU 全速运营 D、扩大寻址空间182、堆栈的工作方式是(D )。A、先进先出 B、随机读写C、只能读出,不能写入 D、后进先出183、EPROM 是指(D )。A、随机读写

46、存储器 B、可编程只读存储器C、只读存储器 D、可擦除可编程只读存储器184、连续启动两次独立的存储器操作之间的最小间隔叫(A)。A、存取时间 B、读周期 C、写周期 D、存取周期185、对存储器访问时,地址线有效和数据线有效的时间关系应当是(C)。A、数据线较先有效 B、两者同时有效C、地址线较先有效 D、同时高电平186、微机的内存器可用(A)构成。A、RAM 和 ROM B、硬盘 C、软盘 D、光盘187、和外存储器相比,内存储器的特点是(C。A、容量大、速度快、成本低 B、容量大、速度慢、成本高C、容量小、速度快、成本高 D、容量小、速度快、成本低188、若内存容量为 64KB,则访问

47、内存所需地址线(A )条A、16 B、20 C、18 D、19189、若用 6264SRAM 芯片(8K8 位)组成 128KB 的存储器系统,需要(6264 芯片。A、16 B、24 C、32 D、64190、若内存容量为 64KB,则访问内存所需地址线(A )条。A、16 B、20 C、18 D、19)片 A二、判断题1、80486 的逻辑段不允许有段的重叠和交叉。(F)2、在 80486 的 32 位标志寄存器中,其每一位都有一定的含义。(F)3、若一个数据块的起始地址为 20A0H:0F6H,则该数据块起始地址的实际地址是21B60H。(F)4、SP 的内容可以不指向堆栈的栈顶。(F)

48、5、寄存器寻址其运算速度较低。(F)6、指令 MOV AX,BX的源操作数是寄存器寻址方式。(F)7、对堆栈区的操作必须遵循先进先出的原则。(F)8、比较两个带符号数的大小,可根据 CF 标志来判断。(F)9、逻辑操作符 AND,OR,XOR 和 NOT,只能用于数字表达式。(T)10、不能给段寄存器赋立即数。(T)11、OF 位可用来表达有符号数的溢出。(T)12、无条件转移指令只能用于段内直接转移。(F)13、MOV AX,BP的源操作数的物理地址为 16*(DS)+(BP)。(F)14、指令 MOV DI,OFFSET BXSI是对的的。(F)15、指令 MOV CS,BX 是非法的。(

49、T)16、静态随机存储器中的内容可以永久保存。(F)17、总线周期是指 CPU 执行一条指令所需的时间。(F)18、无论采用何种工艺,动态 RAM 都是运用电容存储电荷的原理来保存信息的。(T)19、Cache 是一种快速的静态 RAM,它介于 CPU 与内存之间。(T)20、寻址 256M 字节内存空间,需 28 条地址线。(T)21、字长是描述 CPU 数据总线宽度的指标。(T)22、计算机的堆栈是一种特殊的数据存储区,数据存取采用先进先出的原则。(F)23、当运算结果各位所有为零时,标志 ZF=0。(F)24、逻辑地址不是物理地址,但它是唯一的。(F)25、指令 NOT AX,BX 是合

50、法的。(F)26、MOV BXBP,AX 是对的。(F)27、80486 中对堆栈单元的存取操作是以字节为单位的。(F)28、JMP 指令要影响标志位。(F)29、INC 指令影响所有状态标志。(F)30、欲互换寄存器 SI,DI的内容,可用指令 XCHG SI,DI 实现。(T)31、CPU 中的程序计数器 IP 中存放的是指令的逻辑地址。(T)32、两个符号相同的数相减不会产生溢出。(T)33、汇编程序就是汇编语言程序。(F)34、相对寻址中的位移量只能用 16 位表达。(F)35、EPROM 是指可擦除可编程随机读写存储器。(T)36、某内存模块的地址范围为 80000H0BFFFFH,

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 应用文书 > 工作报告

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知得利文库网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号-8 |  经营许可证:黑B2-20190332号 |   黑公网安备:91230400333293403D

© 2020-2023 www.deliwenku.com 得利文库. All Rights Reserved 黑龙江转换宝科技有限公司 

黑龙江省互联网违法和不良信息举报
举报电话:0468-3380021 邮箱:hgswwxb@163.com