cmos与非门.ppt

上传人:s****8 文档编号:67313593 上传时间:2022-12-24 格式:PPT 页数:35 大小:644KB
返回 下载 相关 举报
cmos与非门.ppt_第1页
第1页 / 共35页
cmos与非门.ppt_第2页
第2页 / 共35页
点击查看更多>>
资源描述

《cmos与非门.ppt》由会员分享,可在线阅读,更多相关《cmos与非门.ppt(35页珍藏版)》请在得力文库 - 分享文档赚钱的网站上搜索。

1、1、NMOS非门、非门、CMOS非门非门2、CMOS与非门与非门3、CMOS传输门(模拟开关)传输门(模拟开关)4、CMOS门电路的特点门电路的特点5、CMOS集成门电路的使用注意事项集成门电路的使用注意事项6、TTL电路与电路与CMOS电路之间的驱动电路之间的驱动7、集成门电路驱动不同的负载、集成门电路驱动不同的负载8、与非门构成与门、或门、非门、与非门构成与门、或门、非门五、用或非门构成与门、或门和非门五、用或非门构成与门、或门和非门用或非门构成与门用或非门构成与门用或非门构成或门用或非门构成或门用或非门构成非门用或非门构成非门逻辑门电路一章小结逻辑门电路一章小结1 1、二极管与门和或门、

2、二极管与门和或门2 2、二极管门电路的特点、二极管门电路的特点3 3、三极管的开关特性(开关状态、开关时间、可靠工作)、三极管的开关特性(开关状态、开关时间、可靠工作)4 4、三极管非门及其工作速度的提高、三极管非门及其工作速度的提高5 5、TTLTTL与非门的工作原理与非门的工作原理6 6、TTLTTL门电路的主要参数门电路的主要参数7 7、门电路的线与、总线制联接、门电路的线与、总线制联接8 8、一般门电路直接线与的后果、一般门电路直接线与的后果9 9、TTLTTL三态门和三态门和OCOC门门1010、TTLTTL集成门电路的使用注意事项集成门电路的使用注意事项1111、CMOSCMOS非

3、门非门1212、CMOSCMOS门电路的特点及使用注意事项门电路的特点及使用注意事项1313、TTLTTL门电路和门电路和CMOSCMOS门电路的互相驱动门电路的互相驱动1414、集成门电路驱动负载、集成门电路驱动负载1515、用与非门、或非门实现其它逻辑功能、用与非门、或非门实现其它逻辑功能1.由给定的逻辑图写出逻辑关系表达式。由给定的逻辑图写出逻辑关系表达式。分析步骤:分析步骤:2.用逻辑代数或卡诺图对逻辑表达式进用逻辑代数或卡诺图对逻辑表达式进行化简。行化简。3.列出输入输出状态表并得出结论。列出输入输出状态表并得出结论。电路电路 结构结构输入输出之间输入输出之间的逻辑关系的逻辑关系4-

4、1 4-1 组合逻辑电路的分析和综合组合逻辑电路的分析和综合4-1-1 4-1-1 组合逻辑电路的分析组合逻辑电路的分析例:分析下图的逻辑功能例:分析下图的逻辑功能&ABF真值表真值表相同为相同为“0”不同为不同为“1”异或门异或门=1例:分析下图的逻辑功能例:分析下图的逻辑功能&ABF真值表真值表相同为相同为“1”不同为不同为“0”同或门同或门=1任务任务要求要求最简单的最简单的逻辑电路逻辑电路1.指定实际问题的逻辑含义,列出真值指定实际问题的逻辑含义,列出真值表,进而写出逻辑表达式。表,进而写出逻辑表达式。2.用逻辑代数或卡诺图对逻辑表达式进行用逻辑代数或卡诺图对逻辑表达式进行化简。化简。

5、3.列出输入输出状态表并画出逻辑电路图。列出输入输出状态表并画出逻辑电路图。设计步骤:设计步骤:4-1-2 4-1-2 组合逻辑电路的综合组合逻辑电路的综合例:设计三人表决电路(例:设计三人表决电路(A、B、C)。)。每人每人一个按键,如果同意则按下,不同意则不按。一个按键,如果同意则按下,不同意则不按。结果用指示灯表示,多数同意时指示灯亮,结果用指示灯表示,多数同意时指示灯亮,否则不亮。否则不亮。1.首先指明逻辑符号取首先指明逻辑符号取“0”、“1”的含义的含义。三个按键三个按键A、B、C按下时为按下时为“1”,不按时为,不按时为“0”。输出量为。输出量为 F,多数赞成时是多数赞成时是“1”

6、,否,否则是则是“0”。2.根据题意列出逻辑状态表根据题意列出逻辑状态表。逻辑状态表逻辑状态表3.列逻辑表达式并化简列逻辑表达式并化简4.根据逻辑表达式画出逻辑图。根据逻辑表达式画出逻辑图。&1&AB BCF&ABCF若用与非门实现若用与非门实现 例例:交交叉叉路路口口的的交交通通管管制制灯灯有有三三个个,分分红红、黄黄、绿绿三三色色。正正常常工工作作时时,应应该该只只有有一一盏盏灯灯亮亮,其其它它情情况况均均属属电电路路故故障障。试设计故障报警电路。试设计故障报警电路。解解:设设定定灯灯亮亮用用1 1表表示示,灯灯灭灭用用0 0表表示示;报报警警状状态态用用1 1表表示示,正正常常工工作作用

7、用0 0表表示示。红红、黄黄、绿绿三三灯灯分分别别用用R R、Y Y、G G表示,表示,电路输出用电路输出用Z Z表示。表示。列出真值表。列出真值表。例题例题 真值表真值表 RYG Z000 1001 0010 0011 1100 0101 1110 1111 1 报警电路卡诺图报警电路卡诺图 可得到电路的逻辑表达式为可得到电路的逻辑表达式为若限定用与非门实现,若限定用与非门实现,则则 据此表达式作出的电路如图示。据此表达式作出的电路如图示。4-2 4-2 加法器加法器1 1 0 11 0 0 1+举例:举例:A=1101,B=1001,计算计算A+B011010011加法运算的基本规则加法运

8、算的基本规则:(1)逢二进一。)逢二进一。(2)最低位是两个数最低位的相加,不需)最低位是两个数最低位的相加,不需考虑进位。考虑进位。(3)其余各位都是三个数相加,包括加数、)其余各位都是三个数相加,包括加数、被加数和低位来的进位。被加数和低位来的进位。(4)任何位相加都产生两个结果:本位和、)任何位相加都产生两个结果:本位和、向高位的进位。向高位的进位。(1)半加器)半加器半加运算不考虑从低位来的进位半加运算不考虑从低位来的进位A-加数;加数;B-被加数;被加数;S-本位和;本位和;C-进位。进位。真值表真值表真值表真值表逻辑图逻辑图逻辑符号逻辑符号=1&ABSC (2)全加器)全加器an-

9、加数;加数;bn-被加数;被加数;cn-1-低位低位的进位;的进位;sn-本位和;本位和;cn-进位。进位。相加过程中,既考虑加数、被加数又考相加过程中,既考虑加数、被加数又考虑低位的进位。虑低位的进位。半加和:半加和:所以:所以:逻辑图逻辑图半半加加器器半半加加器器 1anbnCn-1sncnScn-1逻辑符号逻辑符号如图所示也是全加器的逻辑图、如图所示也是全加器的逻辑图、符号、全加器和半加器的关系符号、全加器和半加器的关系多位数加法器多位数加法器4 4位串行进位加法器位串行进位加法器下图为下图为4 4位超前进位加法器的逻辑图位超前进位加法器的逻辑图进位的产生不需进位的产生不需等各位和的产生

10、,等各位和的产生,直接由加数和被直接由加数和被加数产生加数产生4-3 4-3 编码器编码器所谓所谓编码编码就是赋予选定的一系列二进制代就是赋予选定的一系列二进制代码以固定的含义。码以固定的含义。n个二进制代码(个二进制代码(n位二进制数)有位二进制数)有2n种不种不同的组合,可以表示同的组合,可以表示2n个信号。个信号。4-3-1 4-3-1 二进制编码器二进制编码器将一系列信号状态编制成二进制代码。将一系列信号状态编制成二进制代码。例:用与非门组成例:用与非门组成三位二进制编码器三位二进制编码器-八线八线-三线编码器三线编码器设八个输入端为设八个输入端为I0 I7,八种状态,与之对,八种状态,与之对应的输出设为应的输出设为F1、F2、F3,共三位二进制数。共三位二进制数。设计编码器的过程与设计一般的组合逻辑设计编码器的过程与设计一般的组合逻辑电路相同,首先要列出状态表,然后写出逻电路相同,首先要列出状态表,然后写出逻辑表达式并进行化简,最后画出逻辑图辑表达式并进行化简,最后画出逻辑图。真值表真值表I0I1I2I3I4I5I6I7&F3F2F18-3编码器编码器逻辑图逻辑图本次课内容本次课内容1 1、组合逻辑电路的分、组合逻辑电路的分析步骤和设计步骤析步骤和设计步骤2 2、加法器、加法器3 3、编码器、编码器作业:作业:P.157.4.4 4.8P.157.4.4 4.8

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 生活休闲 > 生活常识

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知得利文库网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号-8 |  经营许可证:黑B2-20190332号 |   黑公网安备:91230400333293403D

© 2020-2023 www.deliwenku.com 得利文库. All Rights Reserved 黑龙江转换宝科技有限公司 

黑龙江省互联网违法和不良信息举报
举报电话:0468-3380021 邮箱:hgswwxb@163.com