《LL原理与应用》PPT课件.ppt

上传人:wuy****n92 文档编号:54704765 上传时间:2022-10-29 格式:PPT 页数:63 大小:149.50KB
返回 下载 相关 举报
《LL原理与应用》PPT课件.ppt_第1页
第1页 / 共63页
《LL原理与应用》PPT课件.ppt_第2页
第2页 / 共63页
点击查看更多>>
资源描述

《《LL原理与应用》PPT课件.ppt》由会员分享,可在线阅读,更多相关《《LL原理与应用》PPT课件.ppt(63页珍藏版)》请在得力文库 - 分享文档赚钱的网站上搜索。

1、锁相环锁相环PLL原理与应用原理与应用第一部分:锁相环基本原理第一部分:锁相环基本原理 一、锁相环基本组成一、锁相环基本组成 二、鉴相器(二、鉴相器(PD)三、压控振荡器(三、压控振荡器(VCO)四、环路滤波器(四、环路滤波器(LPF)五、固有频率五、固有频率n和阻尼系数和阻尼系数 的物的物 理意义理意义 六、同步带和捕捉带六、同步带和捕捉带第二部分:锁相环实验第二部分:锁相环实验实验一、实验一、PLL参数测试参数测试一、压控灵敏度一、压控灵敏度KO的测量的测量二、鉴相灵敏度二、鉴相灵敏度Kd的测量的测量三、环路开环增益(三、环路开环增益(KH)的测量)的测量四、同步带和捕捉带的测量四、同步带

2、和捕捉带的测量五、五、n、的测量的测量实验二、实验二、PLL应用实验应用实验一、PLL频率合成器实验频率合成器实验二、二、PLL调频(调频(FM)解调)解调三、锁相式双音多频信号三、锁相式双音多频信号(DTMF)解码器)解码器四、四、PLL 数字调谐实验数字调谐实验五、设计五、设计5/6分频器分频器 实验目的实验目的通过上述实验,使大家对由通过上述实验,使大家对由模拟电路、数字电路组成的模拟电路、数字电路组成的硬件系统的设计、电路的搭硬件系统的设计、电路的搭接、故障的分析判断、故障接、故障的分析判断、故障的排除得到一次锻炼。的排除得到一次锻炼。第一部分:锁相环基本原理(第一部分:锁相环基本原理

3、(P1)一、锁相环基本组成一、锁相环基本组成一个典型的锁相环(一个典型的锁相环(PLL)系统,是由鉴相)系统,是由鉴相器(器(PD),压控荡器(),压控荡器(VCO)和低通滤波)和低通滤波器(器(LPF)三个基本电路组成)三个基本电路组成 Ud=Kd(io)UF=Ud F(s)二鉴相器(二鉴相器(PD)Ud=Kd*Kd 为鉴相灵敏度为鉴相灵敏度 三压控振荡器(三压控振荡器(VCO)(P2)o(t)=om+K0 UF(t)K0VCO控制特性曲线的斜率,常控制特性曲线的斜率,常称为称为VCO的控制灵敏度,或称压控灵的控制灵敏度,或称压控灵敏度。敏度。四、环路滤波器,这里仅讨论四、环路滤波器,这里仅

4、讨论无源比例积分滤波器无源比例积分滤波器其传递函数为:其传递函数为:式中:1=R1 C 2=R2 C 当锁相环处于锁定状态时,当锁相环处于锁定状态时,鉴相器鉴相器(PD)的两输入端一定是两个频率)的两输入端一定是两个频率完全一样但有一定相位差的信号完全一样但有一定相位差的信号。如。如果它们的频率不同,则在压控振荡器果它们的频率不同,则在压控振荡器(VCO)的输入端一定会产生一个)的输入端一定会产生一个控制信号使压控振荡器的振荡频率发控制信号使压控振荡器的振荡频率发生变化,最终使鉴相器(生变化,最终使鉴相器(PD)的两)的两输入信号(一个是锁相环的输入信号输入信号(一个是锁相环的输入信号Vi,一

5、个是压控振荡器的输出信号一个是压控振荡器的输出信号Vo)的频率完全一样,则环路系统)的频率完全一样,则环路系统处于稳定状态。处于稳定状态。五、系统的固有频率五、系统的固有频率n和阻尼系数和阻尼系数 的物理意义的物理意义 (P3)一个串联电路,当输入端加一一个串联电路,当输入端加一个阶跃电压时,输出端电压变化有三个阶跃电压时,输出端电压变化有三种可能种可能当锁相环的输入信号的相位有一个当锁相环的输入信号的相位有一个阶跃跳变时,输出信号相位的变化阶跃跳变时,输出信号相位的变化也有三种情况也有三种情况n、就是指欠阻尼振荡时的就是指欠阻尼振荡时的振荡频率和和阻尼系数振荡频率和和阻尼系数六、锁相环的同步

6、和捕捉六、锁相环的同步和捕捉同步状态:锁相环的输出频率(或同步状态:锁相环的输出频率(或VCO的频率)的频率)o能跟踪输入频率能跟踪输入频率i的工作状态,称为同步状态(或的工作状态,称为同步状态(或锁定状态),在同步状态下,始终锁定状态),在同步状态下,始终有有o=i。这时如果用示波器观。这时如果用示波器观察察Vi与与Vo,即使单路触发,两个波即使单路触发,两个波形都是清晰稳定的。形都是清晰稳定的。同步带同步带:在锁相环保持同步的:在锁相环保持同步的条件下,输入频率条件下,输入频率i的最大变的最大变化范围,称为同步带宽,用化范围,称为同步带宽,用 H 表示。超出此范围,环路表示。超出此范围,环

7、路则失锁。则失锁。捕捉带捕捉带失锁时,失锁时,o i,如果从两个方向,如果从两个方向设法改变设法改变i,使,使i向向o靠拢,进靠拢,进而使而使 o=(io),当,当 o小到某一数值时,环路则从失锁进小到某一数值时,环路则从失锁进入锁定状态。这个使入锁定状态。这个使PLL经过频率经过频率牵引最终导致入锁的频率范围称为牵引最终导致入锁的频率范围称为捕捉带捕捉带 p。同步带同步带 H,捕捉带,捕捉带 p 和和VCO 中中心频率心频率o的的 关系关系 实验原理及步骤实验原理及步骤 P(4)CD4046原理图原理图 实验一、实验一、PLL参数测试(参数测试(P5)一、压控灵敏度一、压控灵敏度KO的测量的

8、测量二、鉴相灵敏度二、鉴相灵敏度Kd的测量。的测量。三、环路开环增益(三、环路开环增益(KH)的测量)的测量当鉴相器比较两同相信号时,当鉴相器比较两同相信号时,UF=0,VC0振荡于振荡于fmin;当鉴相器比较两反相信号时,当鉴相器比较两反相信号时,UF=VDD,VCO振荡于振荡于fmax 在理想情况下在理想情况下 KH =2(fmax-fmin)同步带的测量同步带的测量调信号源(图调信号源(图11)频率约为)频率约为的中心频率。示波器分别测的中心频率。示波器分别测Ui和和Uo,并以,并以Ui作为示波器的触发同步信号,作为示波器的触发同步信号,频率计测频率计测Ui,这时示波器可显示两个,这时示

9、波器可显示两个稳定的波形,即稳定的波形,即Ui和和Uo是锁定的。在是锁定的。在一定范围内缓慢改变信号源频率,可一定范围内缓慢改变信号源频率,可看到两个波形的频率同时变化,且都看到两个波形的频率同时变化,且都保持稳定清晰,这就是跟踪。保持稳定清晰,这就是跟踪。但当信号源频率远大于(高端)或远小于但当信号源频率远大于(高端)或远小于(低端)的中心频率时,(低端)的中心频率时,Ui波波形还保持稳定清晰,但形还保持稳定清晰,但Uo不能保持稳定清不能保持稳定清晰,这就是失锁。记下刚出现失锁时的晰,这就是失锁。记下刚出现失锁时的Ui频率即高端频率频率即高端频率fHH和低端频率和低端频率fHL,则同步,则同

10、步带带fHfHHfHL。由于我们用的是。由于我们用的是PD1,是异或门相鉴器,当,是异或门相鉴器,当Ui和和Uo为分数为分数倍数关系时,也可能出现两个稳定的波形,倍数关系时,也可能出现两个稳定的波形,这种情况应认为是这种情况应认为是“失锁失锁”。只有出现两。只有出现两个同频的稳定波形时才认为是个同频的稳定波形时才认为是“锁定锁定 捕捉带的测量捕捉带的测量 环路失锁后,缓慢改变信号源频率,环路失锁后,缓慢改变信号源频率,从高端或低端向的中心从高端或低端向的中心频率靠近,当信号源频率分别为频率靠近,当信号源频率分别为fH和和fL时,环路又锁定。则环路捕时,环路又锁定。则环路捕捉带捉带fPfPHfP

11、L。n、的测量的测量 P(8)当信号源的频率突然改变当信号源的频率突然改变时(即对应时(即对应Uj方波的前后方波的前后沿),沿),UF都产生一次阻尼都产生一次阻尼振荡。从阻尼振荡波形可振荡。从阻尼振荡波形可测出测出A1、A2、T,并由,并由 A1、A2、T求出求出PLL的的n 和和n、的实际测量波形的实际测量波形实验二、实验二、PLL应用实验应用实验P(9)当当PLL处于锁定状处于锁定状态时,态时,PD两个输入两个输入信号的频率一定精信号的频率一定精确相等确相等,所以可得:所以可得:f0=N*fifi为晶振标准信号为晶振标准信号 通过改变分频比通过改变分频比N,便可获得同样精,便可获得同样精度

12、的不同频率信号度的不同频率信号输出输出 一、PLL频率合成器实验频率合成器实验 1)1KHZ标准信号源标准信号源用用CMOS与非门和与非门和4M晶体组成晶体组成 4MHz振振荡器。图中荡器。图中Rf 使使F1工作于线性放大工作于线性放大区。晶体的等效电区。晶体的等效电感,感,C1、C2构成构成谐振回路。谐振回路。C1、C2可利用器件的分可利用器件的分布电容不另接。布电容不另接。F1、F2、F3使用使用CD4069。测量测量 CD4518时序图时序图根据讲义后面的根据讲义后面的CD4518管脚图管脚图,测量并画测量并画出出Q1,Q2、Q3、Q4及及 CP之间的相位关之间的相位关系图系图(时序图时

13、序图)(BCD码计数器码计数器)4000分频器制作分频器制作根据上面测出的根据上面测出的4518的波形图,的波形图,用二片用二片CD4518(共(共4个计数器)个计数器)组成一个组成一个4000分频器,也就是一分频器,也就是一个四分频器,三个十分频器个四分频器,三个十分频器。2)用一片)用一片CD4017作分频器组成作分频器组成2-9KHZ频率合成器频率合成器(P10)4017(十进制计数分配器)功能测试(十进制计数分配器)功能测试 29KHZ频率合成器频率合成器 3)拨盘开关式)拨盘开关式1999KHZ频率合成器频率合成器 (P10)单片单片4522分频器分频器 用三片用三片4522组成组成

14、1999HHZ频率频率合成器合成器 (P11)4)健盘置数式)健盘置数式1999KHZ频率合成频率合成器器 (P12)就是用数字健盘以及一些数字就是用数字健盘以及一些数字IC替代拨盘替代拨盘开关组成开关组成1999KHZ频率合成器。最终频率合成器。最终应做到:当顺序按键盘的任意三个健(如)应做到:当顺序按键盘的任意三个健(如)时,则输出信号的频率就为时,则输出信号的频率就为592KHz。置数。置数部分的框图如图部分的框图如图 号码脉冲发生器号码脉冲发生器 根据根据HM9102D资料,请用资料,请用HM9102D自己自己设计一个号码脉冲发生器,要求:设计一个号码脉冲发生器,要求:1)VDD=5V

15、;2)断续比为断续比为1.5:13)号码脉冲输出幅度为号码脉冲输出幅度为0到到9V(注意:(注意:DP输出端是输出端是OC电路,上拉电阻取电路,上拉电阻取100K。另外,。另外,为安全起见,输出和负载之间应串一个为安全起见,输出和负载之间应串一个10K电阻电阻)开门脉冲和记数脉冲发生器开门脉冲和记数脉冲发生器 为了使后面的控制引导电路能正常工作,为了使后面的控制引导电路能正常工作,还需一种开门脉冲。也就是每按一次键,还需一种开门脉冲。也就是每按一次键,即每输出一列脉冲(不管这一列含有几个即每输出一列脉冲(不管这一列含有几个号码脉冲)就要产生一个开门脉冲。同时号码脉冲)就要产生一个开门脉冲。同时

16、为了使后面的记数电路能正确记数,还应为了使后面的记数电路能正确记数,还应保证保证“先开门后送计数脉冲先开门后送计数脉冲”。也就是要。也就是要求开门脉冲要比送到计数器的号码脉冲超求开门脉冲要比送到计数器的号码脉冲超前一点。所以开门脉冲和号码脉冲的时间前一点。所以开门脉冲和号码脉冲的时间关系应如图关系应如图 开门脉冲和号码脉冲开门脉冲和号码脉冲 HM9102D输出,作单稳的CP 单稳2输出,开门脉冲 单稳1输出,号码脉冲控制引导电路及计数、置数电路控制引导电路及计数、置数电路 PLL调频(调频(FM)解调)解调(P15)锁相式双音多频信号(锁相式双音多频信号(DTMF)解码器)解码器双音多频信号(

17、双音多频信号(DTMF)P(16)低频群低频群L(Hz)高频群高频群H(Hz)120913361477697123770456852789941*0#每个按纽各由每个按纽各由H和和L中的一个频率组成中的一个频率组成 锁相式双音多频信号(锁相式双音多频信号(DTMF)解码)解码器器 用用5087构成双音多频信号(构成双音多频信号(DTMF)发生)发生器器(P17)用用LM567进行单一频率检测电路进行单一频率检测电路(P18)如如567的中心频率的中心频率(由由5,6脚外围的脚外围的R,C决定决定)为为fo,当当Vin中包含有中包含有fo成分时,则成分时,则8脚输出脚输出低电平,否则高电平低电平

18、,否则高电平。1组组DTMF信号解码器(信号解码器(P18)当输入信号同时包含两个频率当输入信号同时包含两个频率(697,1209)时,时,可输出或逻辑可输出或逻辑“0”。6组组DTMF信号信号解码器(解码器(P19)(如用(如用7个个LM567和和12个或非门则个或非门则可解调可解调12组组DTMF信号。)信号。)PLL 数字调谐实验(数字调谐实验(P20)现代的接收机(如电视机、收现代的接收机(如电视机、收音机)大多采用超外差接收方音机)大多采用超外差接收方式。如要接收的信号的载波频式。如要接收的信号的载波频率为率为fC,则接收机要产生一个,则接收机要产生一个本振信号,其频率本振信号,其频

19、率fL=fC+fI,其,其中中fI为中频。为中频。在模拟调谐方式中,本振信在模拟调谐方式中,本振信号一般是由号一般是由LC振荡回路产生振荡回路产生的。调谐(调台)时,一般的。调谐(调台)时,一般是用改变是用改变LC振荡回路中电容振荡回路中电容的容量(如改变变容二极管的容量(如改变变容二极管的反向偏压),来改变本振的反向偏压),来改变本振信号的频率,从而达到选台信号的频率,从而达到选台的目的的目的在数字调谐在数字调谐(频率合成频率合成)方式中,方式中,本振信号则是用锁相环的方法本振信号则是用锁相环的方法来产生。即由晶振电路产生频来产生。即由晶振电路产生频率高稳定的标准信号,再用锁率高稳定的标准信

20、号,再用锁相环倍频的方法产生本振信号,相环倍频的方法产生本振信号,通过改变锁相环反馈回路分频通过改变锁相环反馈回路分频比的方法来改变本振信号频率比的方法来改变本振信号频率,就象前面实验中用一片就象前面实验中用一片4046和三片和三片4522以及以及1KHz标准标准信号就可获得信号就可获得1999KHz信信号一样。要获得某一准确的号一样。要获得某一准确的本振频率,只要在本振频率,只要在4522的置的置数端置入相应的数值(数端置入相应的数值(BCD码)即可。码)即可。所以数字调谐的关键就是解决如何所以数字调谐的关键就是解决如何置数的问题。在这个实验中我们是置数的问题。在这个实验中我们是用键盘通过用

21、键盘通过DTMF编解码的方法来编解码的方法来置数。最终应做到:如要接收某一置数。最终应做到:如要接收某一载波信号(如载波信号(如fC=345KHz),则只则只要在键盘上按该载波的数值(即要在键盘上按该载波的数值(即3,4,5三个键),就可得到三个键),就可得到fL=fC+fI=345+455=800 KHz的本的本振信号。(这里中频振信号。(这里中频fI为为455 KHz)。)。最后信号发生器输出的载波最后信号发生器输出的载波信号信号(345KHz正弦波正弦波)和本振和本振信号(信号(4046的的4脚输出的脚输出的800 KHz方波)经混频滤波后应方波)经混频滤波后应得到得到455 KHz的中

22、频信号的中频信号(用示波器观察)。(用示波器观察)。置数电路方框图置数电路方框图 键盘和键盘和5087(或(或HM9102D)组成)组成DTMF编码电路。编码电路。MT8870是是DTMF解码电路。当输解码电路。当输入某个入某个DTMF编码信号(即按键盘编码信号(即按键盘的某个键)时,的某个键)时,8870的数据输出的数据输出端端D01-D04就输出相应的二进码,就输出相应的二进码,同时其同时其15脚(脚(CID)输出高电平。)输出高电平。即每按一次键,即每按一次键,CID就输出一个正就输出一个正脉冲可作为百、十、个位选择电路脉冲可作为百、十、个位选择电路的的CP信号。信号。4017为百、十、

23、个位选择电为百、十、个位选择电路,作用是按第一次键时,路,作用是按第一次键时,8870的的D01-D04输出的输出的BCD码应锁存到码应锁存到“百百”位的锁存位的锁存器,二、三次则分别为器,二、三次则分别为“十十”、“个个”位。位。三片三片74LS175(或(或CD40175)分别为)分别为“百百”、“十十”、“个个”位锁存器。每片位锁存器。每片74LS175含有含有4个个D触发器(触发器(D1D4),分),分别对应别对应BCD码的码的1,2,4,8位。三片的位。三片的D1端应都接到端应都接到MT 8870的的D01输出端,输出端,D2、D3、D4也类似。也类似。4017的的“1”、“2”、“

24、3”输出端(即输出端(即2、4、7脚)的输出信号脚)的输出信号分别作为三片分别作为三片74LS175的的CP信号。这样,信号。这样,当对当对4017清零后,清零后,8870再顺序输出三个数再顺序输出三个数字(如:字(如:3,4,5),则相应的二进码),则相应的二进码(0011,0100,0101)就锁存在三片)就锁存在三片74LS175的输出端。的输出端。三片三片74LS175的输出信号(如:的输出信号(如:3,4,5)输入到加法器(三片输入到加法器(三片4560)A输入端,和固输入端,和固定中频数值定中频数值455(由(由B输入端输入)相加后输入端输入)相加后的和的数值(如:的和的数值(如:

25、8,0,0)就作为)就作为4522的的置数信号。即这时锁相环输出的是置数信号。即这时锁相环输出的是800KHz的方波,作为本振信号。的方波,作为本振信号。根据上述工作原理、方框图以根据上述工作原理、方框图以及附录及附录1,自己设计、搭接具体自己设计、搭接具体电路电路。要求当信号发生器输出。要求当信号发生器输出123KHz的正弦波(即的正弦波(即Us)时,)时,如顺序按如顺序按“1”、“2”、“3”三键,则用示波器可看到三键,则用示波器可看到455KHz的中频信号的中频信号UI,而且要,而且要求求“上电清零上电清零”。混频电路(混频电路(MC1496)()(P21)输入信号输入信号Us的幅度为的

26、幅度为15mV,本振信号本振信号UL为为TTL电平。电平。混频电路(混频电路(MC1496)调试步骤)调试步骤(1)455KHz谐振回路调整谐振回路调整Us开路,电位器开路,电位器W旋到任一极端位置,示旋到任一极端位置,示波器探头(波器探头(X10档)测档)测1496(12)脚,)脚,UL为为200mVp-p的的455KHz附近的正弦信号,附近的正弦信号,微调微调UL的频率,观察的频率,观察LC回路的选频作用,回路的选频作用,其中心频率应为其中心频率应为455KHz。如不是。如不是455KHz,则固定则固定UL的频率为的频率为455KHz,调,调线圈的磁芯,使(线圈的磁芯,使(12)脚输出信号

27、的幅度)脚输出信号的幅度最大,即可。最大,即可。混频电路(混频电路(MC1496)调试步骤)调试步骤(2)平衡电位器的调整平衡电位器的调整在步骤(在步骤(1)的基础上,调电位器)的基础上,调电位器W,使(,使(12)脚输出信号的幅度)脚输出信号的幅度为零,即可。为零,即可。讲义订正P5,图图10 RW 10KP6,第第3行行,接接实验图,4046A的的6、7、11、12脚外脚外围元件元件应留着留着,9脚外的脚外的电位器位器应去掉去掉.P6,第第4行行,工作工作电压为12VP6,第第14行行,5 UjUiP7,第第1行行,KH=/=KdKoKF(0)P7,第第8行行,KH=/=2f /=2(fm

28、ax fmin)/=2(fmax fmin)P9,第第13行行,等数等数等等效效P9,倒第倒第5行行,记数器数器计数器数器P10,图18,4、8、10脚应接地脚应接地P12,第第4行行,如如图34如如图20,去去452 去去4522P14,第第4行行,47 47nP15,第第6行行,1.测测由运放由运放324组成的成的有源有源LPF的截止频率的截止频率f(输入信号入信号应加在加在10电容左容左侧,但又不能加到,但又不能加到4046A(10)脚。)脚。输出信号不能限幅)出信号不能限幅).P15,图26,运放运放+输入端的入端的510P电容不用容不用P17,第第9行行中心频率;中心频率;(5脚可脚可观察到振察到振荡方波信号方波信号).P17,倒第倒第6行行(VP-P=2V的正弦波的正弦波)删去去P21 图358脚外脚外103电容删去一个电容删去一个;10脚外电容改为脚外电容改为51P;5脚外脚外5K1电阻另一端接地电阻另一端接地;12脚外陶瓷滤波器不用脚外陶瓷滤波器不用P22 CD40175真值表真值表P23

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育专区 > 初中资料

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知得利文库网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号-8 |  经营许可证:黑B2-20190332号 |   黑公网安备:91230400333293403D

© 2020-2023 www.deliwenku.com 得利文库. All Rights Reserved 黑龙江转换宝科技有限公司 

黑龙江省互联网违法和不良信息举报
举报电话:0468-3380021 邮箱:hgswwxb@163.com