2021年数电题库填空题整理复习.docx

上传人:Che****ry 文档编号:5426024 上传时间:2022-01-07 格式:DOCX 页数:5 大小:113.15KB
返回 下载 相关 举报
2021年数电题库填空题整理复习.docx_第1页
第1页 / 共5页
2021年数电题库填空题整理复习.docx_第2页
第2页 / 共5页
点击查看更多>>
资源描述

《2021年数电题库填空题整理复习.docx》由会员分享,可在线阅读,更多相关《2021年数电题库填空题整理复习.docx(5页珍藏版)》请在得力文库 - 分享文档赚钱的网站上搜索。

1、精品word 可编辑资料 - - - - - - - - - - - - -考点 一进制转换1.(11101001)2 =(233) 10=(E9)162.二进制码11100001 表示的十进制数为( 225 ) ,相应的 8421BCD 码为( 001000100101);3( 406)10= ( 010000000110)8421BCD十进制数 (75)10 的 8421BCD 编码为01110101 ;4(00101101)2 = (45)10 = (01000101)8421BCD;5.(1001.0110)B=( 9.6 )H6(01101001)2=( 105)10=(69) 16

2、7.十六进制数( 7E.5C)16 等值的二进制数为( 01111110.01011100)2、 等值的八进制数为( 176.270 ) 88(37)10=(100101)2=( 25 )169.(B4)16 ,( 178) 10, (10110000)2 中最大数为 (B4) 16,最小数为 _(10110000) 210 将十进制数 287 转换成二进制数为100011111;十六进制数为 11F;.11 位十六进制数转化为二进制数有_20_位12 十进制数 238 转换成二进制数为 _11101110_;十六进制数为 _ EE _ ;13(33)10=(21)16=(100001)214

3、.将十进制数 45 转换成十六进制为(2D)16;15 二进制数 A=1011010, B=10111,就 A-B= 1000011;16 十进制数228 转换成二进制数为(11100100) 2;十六进制数为(E4) 16 .考点 2 触发器的种类及特点方程重点1依据触发器功能的不同,可将触发器分成四种,分别为RS触发器.JK 触发器. T触发器和D 触发器;对于上升沿触发的D触发器,它的次态仅取决于 CP 上升_沿到达时 D 的状态;2.D触发器的特点方程为(Qn 1Dn) , JK触发器的特点方程为( Qn 1JQnKQn),T 触发器的特点方程为RS触发器的特性方程为Qn+1= SRS

4、RQn ;约束方程为 _RS=0 ;如将 D 触发器转换成 T 触发器,就应令D=QnT3.对边沿JK触发器,如现态为0 时,如要次态为1 有 K= 0, J= 1和K=1, J=1两种方法;3对边沿 JK 触发器, 如现态为 1 时,如要次态为 1 有 K= 0,J= 1 和 K= 0,第 1 页,共 5 页 - - - - - - - - - -精品word 可编辑资料 - - - - - - - - - - - - -J= 0两种方法;4对主从RS 触发器,如现态为1 时,如要次态为1有 R= 0 , S= 1 和R=0 ,S=0 两种方法;5欲将触发器置为“1”态,应使RD =1、SD

5、 =0;6.TTL 集成 JK 触发器正常工作时,其考点 3A/D 装换Rd 和 Sd 端应接 高 电平1 能将模拟信号转换成数字信号的电路,称为 A/D ;而将能把 数字信号 转换成 模拟信号 的电路称为 D/A;2 逐次靠近型 ADC 的数码位数越多, 转换结果越(精确),但转换时间越(长);3A/D 转换器以输出二进制代码的位数表示分解度的好坏,其位数越多说明量化误差越小,转换精度越高;4如要求 D/A 转换器的精度要小于0.25%,至少应选 9_位的 D/A 转换器;5. 转换精度和转换速度为 A/D.D/A 转换器的两个最重要的指标6 在 A/D 转换器中性能最稳固.抗干扰才能最强的

6、为双积分型A/D 转换器,而转换速度最快的为并联型 A/D 转换器;A/D 转换的一般步骤包括采样.保持.量化和编码;6.对 8 位 D/A 转换器,如 VREF=8V,当输入数字量为时( 01100010)2 时, 输出电压为 -3.062V;74 位 DAC中,基准电压 =10V,D3D2D1D0=1010 时对应的输出电压为-6.25V;8.已知被转换的信号的上限截止频率为10kHz,就 A/D 转换器的采样频率应高于( 20 )kHz;完成一次转换所用的时间应小于(50s );考点 4 TTL门电路8在 TTL 类电路中,闲置输入端可悬空, 其等效于接高电平,而 CMOS类门电路的闲置

7、输入端绝不答应悬空;1.除去高.低电平两种输出状态外,三态门的第三态输出称为高阻 状态;8一个三态门如图1,当 E= 0 时, Y=( AB) ;13. 图 1 所示电路中, Y 1 AB CDABCD ;Y 2 ( AAB)( A V CCB)ABA1AB ; Y 3 AB ;Y 4 1AABC;YA B& 1B C DY 11B1&Y 2&=1BY43C“1”第 2 页,共 5 页 - - - - - - - - - -精品word 可编辑资料 - - - - - - - - - - - - -3. 图 1.1 中 G1 和 G2 为三态门, G3 为 TTL 或非门;如取 R=100k,

8、就 F=0;而当 R=100时,F=( A XB X ) ;图 1.1图 1.24. 某计数器状态转换图如图该电路为_五_进制计数器,它有三个无效状态,电路能 自启动;考点 5 概念题1.规律函数有五种不同的表示方法:_规律函数表达式._真值表 _.卡诺图._规律图 及波形图;2RAM 与 ROM2.1 半导体储备器依据存取方式(读写方式 )可分为RAM 和ROM 二种类型2.2 ROM电路主要由储备矩阵.地址译码器.输出缓冲器三部分组成;只读储备器( ROM)依据数据写入方式特点不同,分成掩模 ROM.PRO.MEPROM三种;RAM 电路主 ROM 称为只读储备器, 其特点为数据信息一旦存

9、入后,只能读出,不能随便更换,断电后,信息不会丢失;要由地址译码器 . 储备矩阵.读/写掌握电路(输入 /输出电路)部分组成; RAM为 可读可写的随机储备器, ROM 为只读储备器3.触发_器为时序规律电路最基本的部件; _加法_器为最基本的算术运算部件;4.移位寄存器既能_ 存贮 数据,又能完成 _移位 功能;6.数值比较器的比较结果有:_大于 ._小于 ._等于_;5 数字信号的特点为在时间上和数值上都为断续变化的, 其高电平和低电平常用 1和 0来表示 . 把高电压作为规律1,低电平作为规律0 的赋值方法称作正规律赋值;组合规律电路不存在输出到输入的_反馈_通路,因此其输出状态不影响输

10、入状态;在规律电路中,三极管通常工作在饱和和 截止状态;3.基本规律运算有与.或.非三种;7半加器和全加器有何不同:半加器做加位时不考虑来自低位的进位,而全加器做加位时考虑来自低位的进位;8 常用的七段数码显示器有发光二极管(LED)显示器和液晶显示器(LCD )显示器两种;9 将 BCD码翻译成十个对应输出信号的电路称为4位 BCD码译码器, 它有 4个输入端,10输出端;第 3 页,共 5 页 - - - - - - - - - -精品word 可编辑资料 - - - - - - - - - - - - -时序规律电路依据其触发器为否有统一的时钟掌握分为同步 时序电路和 异步 时序电数字电

11、路依据为否有记忆功能通常可分为两类:组合规律电路.时序规律电路6 其他类型1 卡诺图中 _相邻_项只有一个因子不同, 同时_两 个_相邻_项可以合并为一项, 并消去 一 个因子;2卡诺图中相邻项只有一个因子不同, 同时2n个相邻项项可以合并为一项,并消去n个因子;1. n 个变量的规律函数有 2n 个最小项,任意两个最小项的乘积为 02. 规律函数 FA BAB,它的反函数表达式为=ABA B ;3. 对于 4 变量规律函数(变量为 AB .C.D),其最小项 m6 的表达式为过A BC D ;4. 函数F ( A、 B、 C )ABAC 的最小项之和形式为ABCAB CA B C ;5. 规

12、律变量的异或表达式为:AB ABA B ;6 如各门电路的输入均为A 和 B,且 A=1, B=0;就与非门的输出为 1 ,或非门的输出为 0 ,同或门的输出为 0;12. 把高电压作为规律0,低电平作为规律1 的赋值方法称作负规律赋值; 一种电路如在正规律赋值时为与门,就在负规律赋值时为或非 门2 两个 M 进制计数器,第一个高位接其次个的时钟端,第一个时钟端输入计数脉冲,此计数器组成 _M2 _进制计数器;两个 N 进制计数器,第一个高位接其次个的时钟端,第一个时钟端输入计数脉冲组成 N2 进制计数器3.施密特触发器有( 2)个稳固状态 .,多谐振荡器有( 0 )个稳固状态;4.已知 In

13、tel 2114 为 1k4 位的 RAM集成电路芯片,它有( 10)条地址线,(4)条数据线;6.有一八位倒T 型电阻网络 DAC ,已知 UREF=10V,当输入 10000000 时输出的电压值为(5) V ;5单稳态触发器有两个工作状态暂态和稳态 ,其中暂态 为临时的7多谐振荡器为一种波形产生电路,它没有稳态,只有两个暂稳态;2. 如用触发器组成某六进制加法计数器,需要3个触发器,有2个无效状态; 6如要构成七进制计数器,最少用3个触发器,它有4个无效状态;4.当数据挑选器的数据输入端的个数为16 时,就其地址码挑选端应有4位;7. 两片中规模集成电路16 进制计数器串联后,最大计数容

14、量为256;第 4 页,共 5 页 - - - - - - - - - -精品word 可编辑资料 - - - - - - - - - - - - -8. 三位二进制 编码器 有 8个输入端; 3 个输出端; 五位二进制 译码器 有 5个输入端; 32个输出端; 四位二进制 编码器 有 16 个输入端; 4 个输出端;5. 有 6 条地址线和8 条数据线的储备器有512个储备单元;6. 单稳态触发器有一个稳态和一个暂稳态, 在触发脉冲作用下,它由稳转换到暂稳态,在暂稳态停留一段时间后,又自动返回到稳态;1储备器的储备容量为指储备单元的数目;某一储备器的地址线为A14A0,数据线为 D3D0 ,

15、其储备容量为32K4 位;5为了构成 8K32bit的 RAM,需要 4块 2K8bit的 RAM,地址线的高 2位作为地址译码的输入;6 某 EPROM 有 8 位数据线, 13 位地址线,就其储备容量为2138(64KB )位;1.一个译码器如有100 个译码输出端,就译码器地址输入端至少有_7_个;8.一个容量为 2564 位的静态 RAM ,它的地址线为8条;6.要构成 17 进制计数器最少需要5 个触发器;7由 555 定时器构成的单稳触发器,输出脉宽TW 1.1RC;8对于同步计数器74161,假如输入时钟为周期方波,在正常计数时,进位输 出保持高电平的时间为1个周期;4一个储备容量为4K 8 的储备器,地址线有12条,数据线有8条;第 5 页,共 5 页 - - - - - - - - - -

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育专区 > 高中资料

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知得利文库网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号-8 |  经营许可证:黑B2-20190332号 |   黑公网安备:91230400333293403D

© 2020-2023 www.deliwenku.com 得利文库. All Rights Reserved 黑龙江转换宝科技有限公司 

黑龙江省互联网违法和不良信息举报
举报电话:0468-3380021 邮箱:hgswwxb@163.com