电工电子综合实验59分59秒.doc

上传人:赵** 文档编号:48959203 上传时间:2022-10-07 格式:DOC 页数:20 大小:437.50KB
返回 下载 相关 举报
电工电子综合实验59分59秒.doc_第1页
第1页 / 共20页
电工电子综合实验59分59秒.doc_第2页
第2页 / 共20页
点击查看更多>>
资源描述

《电工电子综合实验59分59秒.doc》由会员分享,可在线阅读,更多相关《电工电子综合实验59分59秒.doc(20页珍藏版)》请在得力文库 - 分享文档赚钱的网站上搜索。

1、2022年-2023年建筑工程管理行业文档 齐鲁斌创作电工电子综合实验 数字计时器的设计 I、设计要求一、 实验目的:1、 掌握常见集成电路工作原理和使用方法。2、 学会单元电路设计与组合方法。二、 实验要求:实现00分00秒59分59秒数字计时器。三、 实验内容:1、 设计实现信号源电路(f1=1Hz,f2=2Hz,f3=500Hz,f4=1KHz)。2、 设计实现00分00秒59分59秒数字计时器(计数、译码、显示)。3、 设计实现快速校分电路(K1,2Hz,校分时秒停止,含防抖动功能)。4、 设计实现可在任意时刻复位(K2)。5、 设计实现整点报时电路(59分53秒、59分55秒、59分

2、57秒【三低f3】,59分59秒【一高f4】)。6、 整体完成00分00秒59分59秒数字计时器电路。四、 实验器材:1、 集成电路:NE555一片(多谐振荡)CD4040一片(分频)CD4518两片(8421BCD码十进制计数器)CD4511四片(译码)74LS00三片(与非)74LS20一片(4输入与非)74LS21两片(4输入与门)74LS74一片(D触发)2、 电容,电阻3、 共阴极双字屏两块。五、数字计时器逻辑框图:译码显示电路报时电路脉冲发生电路 计时电路清零电路校分电路II、各元件引脚布局图及逻辑功能一、 NE555一片(多谐振荡):1、 引脚布局图:2、 逻辑功能说明:NE55

3、5是在电子科技行业广为应用的一种集成电路,用途十分广泛。在本电路中,构成时钟发生器,是整个电路的核心。其引脚布局图如图1所示。其中引脚1为接地端,引脚2和引脚6为输入端,引脚3为输出端,引脚4为复位清零端,引脚5为调整端(通常空置或通过一个电容接地),引脚7位放电端,引脚8为电源。3、 逻辑功能表:(引脚4 )Vi1(引脚6)Vi2(引脚2)VO(引脚3)001 VccVcc01 VccVcc11Vcc不变二、 CD4040一片(分频):1、 引脚布局图:2、 逻辑功能说明:CD4040是一种常用的12分频集成电路。当在输入端输入某一频率的方波信号时,其12个输出端的输出信号分别为该输入信号频

4、率的2-12-12,在电路中利用其与NE555组合构成脉冲发生电路。其内部结构图如图4所示。引脚图如图3所示,其中VDD为电源输入端,VSS为接地端,CP端为输入端,CR为清零端,Q1Q12为输出端,其输出信号频率分别为输入信号频率的2-12-12。三、 CD4518两片(8421BCD码十进制计数器):1、 引脚布局图:2、 逻辑功能说明:CD4518时一种常用的8421BCD码加法计数器。每一片CD4518集成电路中集成了两个相互独立的计数器,每个计数器的内部结构图如图6所示。3、 逻辑功能表:输入输出CRCPENQ3Q2Q1Q0清零10000计数01BCD码加法计数保持00保持计数00B

5、CD码加法计数保持01保持表2 CD4518逻辑功能表四、 CD4511四片(译码):1、 引脚布局图:2、 逻辑功能说明:CD4511是一种8421BCD码向8段数码管各引脚码的转换器。当在其四个输入端输入8421BCD码时,其7个输出端可直接输出供7段数码管使用的信号。BI:4脚是消隐输入控制端,当BI=0 时,不管其它输入端状态如何,七段数码管均处于熄灭(消隐)状态,不显示数字。LT:3脚是测试输入端,当BI=1,LT=0 时,译码输出全为1,不管输入 DCBA 状态如何,七段均发亮,显示“8”。它主要用来检测数码管是否损坏。 LE:锁定控制端,当LE=0时,允许译码输出。 LE=1时译

6、码器是锁定保持状态,译码器输出被保持在LE=0时的数值。 A1、A2、A3、A4、为8421BCD码输入端。a、b、c、d、e、f、g:为译码输出端,输出为高电平1有效。 CD4511的内部有上拉电阻,在输入端与数码管笔段端接上限流电阻就可工作3、 逻辑功能表:输入输出LEDCBAgfedcba字符测灯011111118灭零1000000000000消隐锁存111显示LE=01时数据译码110000001111110110000100001101110001010110112110001110011113110010011001104110010111011015110011011111006

7、110011100001117110100011111118110100111001119五、74LS00三片(与非):1、 引脚布局图:2、 逻辑功能说明:74LS00是一种十分常见的集成电路,其中集成了4个与非门。3、 逻辑功能表:输入输出BAQ000011101110六、74LS20一片(4输入与非):1、 引脚布局图:2、 逻辑功能说明:74LS20同样是一种与非门集成电路,与74LS00不同的是它的每个与非门有4个输入端。3、 逻辑功能表:输入输出ABCDQ0XXX1X0XX1XX0X1XXX0111110七、74LS21三片(4输入与门):1、 引脚布局图:2、 逻辑功能说明:74

8、LS21是一种4输入与门集成电路。3、 逻辑功能表:输入输出ABCDQ0XXX0X0XX0XX0X0XXX0011111八、74LS74一片(D触发):1、 引脚布局图:2、 逻辑功能说明:74LS74集成电路是一种D触发器。3、 逻辑功能表:输入输出CPDQ清零X01X01置“1”X10X10送“0”110O1送“1”11110保持O11X保持不允许X00X不确定九、共阴极双字屏两块:1、 引脚布局图:2、 逻辑功能说明:共阴极双字屏引脚布局图如图12所示,使用时只需将数码管的两个GND引脚接地,其他引脚通过330电阻与CD4511的相应引脚相连即可。3、 逻辑功能表:显示字型gfedcba

9、段码001111113fh1000011006h210110115bh310011114fh4110011066h511011016dh611111017dh7000011107h811111117fh911011116fhIII、各单元设计方法、过程、逻辑图一、 脉冲发生电路:脉冲发生电路是为计时器提供计数脉冲的,因为设计的是计时器,所以需要产生1Hz的脉冲信号。这里采用NE555集成电路和分频器CD4040构成。555定时器不仅体积小,而且用它来构成多谐振荡器,波形稳定,上升沿和下降沿小,振幅大,占空比可调,因此越来越广泛地被用作振荡器。而后通过CD4040产生几种频率供后面使用。当将NE

10、555连结成图13所示的自激多谐振荡电路时,输出端为周期矩形波。震荡周期T=0.695()C,其中,所以,f=4373.401Hz,产生大约为4kHz 的脉冲。将图13所示电路的输出端接至CD4040的输入端,从输出端得到分频信号1Hz(f1),作为时钟信号;从输出端得到分频信号2Hz(f2),提供给校分电路D触发器CP端和校分信号;从和输出端分别得到8分频、4分频信号500Hz()和1KHz(),提供给报时电路。于是脉冲发生电路部分如图所示。f2f1f3f4 二、 00分00秒59分59秒计时器电路:该电路由CD4518及74LS00组合得到。由CD4518的功能表可知,当清零端输入0,EN

11、端为1且CP端输入时钟信号或者清零端输入0,EN端输入时钟信号且CP端为0时计数器进行计数。其输出端QD QC QB QA输出从0000到1001的循环(本设计采用后者)。所以当使用其作为分和秒的个位进行计数时不需对其进行反馈清零,而用其进行分和秒的十位计数时,需要在QD QC QB QA输出0110时对其进行清零(因为CD4518是异步清零)。所以Cr2=2QC2QB,Cr4=4QC4QB。在计时过程中,当秒个位的状态1QD1QC1QB1QA=1001时,秒十位需要接收一个进位信号来实现进位,即秒十位时钟端EN2接收的脉冲信号产生由“1”到“0”的变化时秒十位开始计数,从而实现进位。1QD只

12、在秒个位状态由1001转变为0000时产生由“1”到“0”的变化。综上分析可得EN2=1QD。同样可以分析得到:分个位时钟端EN3=2QC,分十位时钟端EN4=3QD。秒个位时钟端外接脉冲信号。带有清零电路的六十进制计数器逻辑电路图如图15所示。校分保持秒位信号清零信号秒个位f1=1Hz清零信号清零信号清零信号秒十位分个位分十位 三、 译码显示电路:根据CD4511的逻辑功能表可知,当、 输入均为1而LE输入为0时其7个输出端分别输出一定的信号。只需将这些信号接入双字共阴显示器相对应的引脚即可使其显示我们所需要的数字。然而实际上我们需要在每个CD4511的输出端和数码管相应的输入端之间接入一个

13、阻值为330的电阻以防电流过大使数码管烧毁。由于电路的显示部分不会出现小数,故双字共阴显示器的小数点引脚悬空。显示部分电路如图所示。从CD4518输出端接入信号四、 控制器电路:1、 校分电路:校分电路要实现的功能:电路中存在一个开关,当开关打到“正常”档时,计数器正常计数;当开关打到“校分”档时,分计数器进行快速校分(即分计数器可以不受秒计数器的进位信号控制,而选通一个频率较快的校分信号进行校分),而秒计数器保持。在任何时候,拨动校分开关,可以进行快速校分。即令计时器分为快速计数,而秒位保持。D触发器的输出端只在时钟的上升沿变化,而其他时刻保持上一次的电平,当开关在高低电平两种状态之间转换时

14、,由于机械振动,在很短的时间内会在高低电平之间来回波动,相应的产生几个上升沿。如果直接将开关的输出端连接至分个位的时钟的话,这些上升沿将导致它瞬间跳变几个数值。然而在加上D触发器之后,由于在没有时钟上升沿的时候,输出信号保持,而其时钟频率相对与颤抖频率是很小的,也就是说在开关颤抖过程中触发器的输出是不变的,从而避免了分计数器数值的跳变。故可以用其构成防颤抖电路。校分电路如图17所示,其中输出端直接与分计时器的个位时钟端相连接。正常计时状态下,开关连接高电平,此时Q端输出高电平,总输出端的信号与秒的十位进位信号相同。当开关连接低电平时,Q端输出低电平,总输出端输出信号为2Hz的时钟信号。秒计数器

15、个位时钟端(CP)秒计数器十位进位端分计时器个位时钟端校分开关f2=2Hz2、 复位电路:清零电路为了考虑到防抖动,因此在这里也采用触发器来实现。分、秒十位清零端f2=2Hz电路如图17所示,正常状态下,开关打在高电平,电路正常工作。当需要清零时,打到低电平位置,Q端输出低电平,根据计时器电路图(图15),可以分析出秒和分的十位得以清零。 输出高电平,直接输出到CD4518的Cr端。根据CD4518的功能表(表2)当Cr端为高电平时,进行清零。所以秒和分的个位得以清零。分、秒个位清零端清零开关五、 报时电路:电路每小时进行一次报时,从59分53秒开始报时,每隔一秒发一声,共三声低音、一声高音。

16、即59分53秒、59分55秒、59分57秒为低音,59分59秒为高音。实际上,需要在某一时刻报时,就将该时刻输出为“1”的信号作为触发信号,选通报时脉冲信号,进行报时即可。对于这一要求,我们可以列一张表来形象的看出这一性质:时刻分十位分个位秒十位秒个位音高频率m8m7m6m5m4m3m2m1s8s7s6s5s4s3s2s159分53秒0101100101010011低约500Hz59分55秒0101100101010101低约500Hz59分57秒0101100101010111低约500Hz59分59秒0101100101011001高约1000Hz对于分的十位个位和秒的十位,在鸣响的时候给

17、出的信号应该是一样的。所以公示中有共同项m7m5m4m1s7s5,剩下的就是考虑秒个位的区别在s1为1时,s3,s2中有一个为1即发出500HZ的低声鸣响,在s4为1时发出1000HZ的高声鸣响。因此,总结得出公式为: F ,其中F为最后要传到扬声器中的信号,f3为500HZ信号,f4为1KZ的信号。S4f4f3S3f3S2S5S1S7m1m4m5m7具体电路图如下图:IV、 完整计时器电路图一、 总逻辑图:二、总元件图:二、 V、参考资料、总结与创新一、数字逻辑电路与系统设计蒋立平主编电子工业出版社二、电子线路实践教程姜萍王建新主编科学出版社实验总结 在一学期数电知识的基础上,我们进行了这次

18、电子电工综合试验。此次的实验是让我们自己动手设计一个成品,从原理分析、单元设计到最后的组成联接、功能调试都要自己完成,虽然给了时间预习,但面对这么多密密麻麻的线和元器件,还是有点手忙脚乱。首先是布局,刚开始上来就插线,经过老师的提醒,才想到要先布好局,各个功能模块先统一规划在分块连接,合理的布局不仅美观而且容易连接,减少混乱。开始实际连接后,还要考虑如何减少交差的排线,如何缩短线长,尽量做到连线整齐易看,使整体简化简洁,这可以使以后的检查方便很多。连线过程中一定要仔细认真,一根连错就会带来很大麻烦。我觉得功能调试是最关键的,电路都插好了却发现有各种问题使得运行不正常,这就得一遍遍的检查和调试。

19、连接的时候就要注意在每个功能模块完成后,都给与调试,避免总体调试产生问题时不知是什么地方出错,可以缩小问题范围,提高查错效率。总体的功能调试时,首先要确定所有的芯片上所加的都是5V的电压,保证没有掉电的情况,因为很多异常情况的出现都是由于电源没有接上。然后,根据出现问题的功能,找到相应的模块电路进行检查,包括线的连接是否正确,各逻辑门是否正常工作,以此一步步查错,至查找成功。最后,感谢老师在实验中的几次重要提醒与帮助,感谢同学对我的支援。也感谢学校提供给我这次良好的学习机会。创新改为74LS160计数器【图】 六十进制计数器用两块中规模集成电路74LS160按反馈置零法串接而成。秒计数器的十位

20、和个位,输出脉冲除用作自身清零外,同时还作为“分”计数器的输入信号。六十进制如图:&74LS160Q4 Q3 Q2 Q174LS160Q4 Q3 Q2 Q1CP至分计数器CP端当第一个脉冲来到时两个数显同步置零,显示00状态,即两个同步十进制加法计数器的输出分别为0000和0000,当第二个脉冲来到时个为脉冲作用下第一个同步十进制加法计数器的输出变为0001,而第二个同步十进制加法计数器的工作状态控制端接的为低电平,所以不工作,继续保持为0000状态不变,当第一个同步十进制加法计数器输入第九个脉冲后,RCO进位输出端会置1,同时第二个同步十进制加法计数器的工作状态控制端接的为高电平,所以开始工

21、作,输出由0000变为0001,然后保持至第一个同步十进制加法计数器的输出再次变为1001。当第一个同步十进制加法计数器的输出为0101,同时第二个同步十进制加法计数器的输出为1001时,两个同步十进制加法计数器的预置数控制端被同时置为0,即两个同步十进制加法计数器的输出均变为0000,从而完成六十进制计数开机清零一个多功能的数字计时器,还应该拥有开机清零的功能,对此,我们可以设计积分电路或微分电路,利用电容两端电压不能突变的原理,进行应用。原理2112图如下:V0工作过程如下:接上电源时,电容两端电压不能突变,一端接地,所以V0=0,H=1,实现开机清零,经过T=RC后,V0=1,H=0,清零结束,开始计时。计时过程中,按下开关,使其打在低电平上,此时V0=1,H=0,电容开始放电,经过T=RC后,V0=0,H=1,计时器清零,实现了在任意状态下的清零。该部分电路需要一个电阻,一个电容,和一个与非门。月3日(星

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育专区 > 高考资料

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知得利文库网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号-8 |  经营许可证:黑B2-20190332号 |   黑公网安备:91230400333293403D

© 2020-2023 www.deliwenku.com 得利文库. All Rights Reserved 黑龙江转换宝科技有限公司 

黑龙江省互联网违法和不良信息举报
举报电话:0468-3380021 邮箱:hgswwxb@163.com