电路板的EMC设计指南(39页).doc

上传人:1595****071 文档编号:37287048 上传时间:2022-08-30 格式:DOC 页数:39 大小:487KB
返回 下载 相关 举报
电路板的EMC设计指南(39页).doc_第1页
第1页 / 共39页
电路板的EMC设计指南(39页).doc_第2页
第2页 / 共39页
点击查看更多>>
资源描述

《电路板的EMC设计指南(39页).doc》由会员分享,可在线阅读,更多相关《电路板的EMC设计指南(39页).doc(39页珍藏版)》请在得力文库 - 分享文档赚钱的网站上搜索。

1、-电路板的EMC设计指南-第 39 页PCB的EMC设计指南_艾默生网络能源有限公司修订信息表版本修订人修订时间修订内容李瑞林2001-05-27新拟制V1.1李瑞林2002-05-16规范化模板,调整部分内容V1.2李瑞林2005-09-13调整部分内容V2.0骆昊2006-07-16调整部分内容目 录前言5目的7范围7引用/参考标准或资料7名词解释7指南简介7指南内容7第一部分层的设置8弱信号单板的合理层数8电源层、地层、信号层的相对位置8强信号单板的合理层数13第二部分布线14布线基本规则14串扰22优选布线层24阻抗控制25跨分割区及开槽的处理26第三部分地回路设计32地的分割与汇接3

2、2接地的含义32接地的目的32基本的接地方式32地线回路导致的电磁干扰33接地和信号回路(涡流除外)34浮地34关于接地方式的一般选取原则34单板接地方式34第四部分典型电路的PCB设计36概述36功率主电路的PCB EMC布局原则36PFC电路的布局41单端正激电路42单端反激电路47非隔离电路(正激)48双正激电路48全桥电路51半桥逆变电路53第五部分电源EMI滤波器的PCB设计56概述56EMI滤波器的基本结构56布局考虑56布线考虑58第六部分传输线60概述:606.2传输线模型60传输线的种类60带状线(Stripline)60嵌入式微带线61传输线的反射62微带线与带状线的比较6

3、4前言 近几年,EMC问题在我们的产品开发过程中越来越突出,为了保证产品高可靠性、较短的开发周期、有竞争力的价格,我们必需在产品开发前期就把EMC问题解决好。而通过解决单板上的EMC问题更是解决整个产品EMC问题的最好途径。 电磁兼容性(EMC-Electromagnetic Compatibility),根据国家军用标准GJB72-85电磁干扰和电磁兼容性名词术语第条,定义为:“设备(分系统、系统)在共同的电磁环境中能一起执行各自功能的共存状态。即:该设备不会由于受到处于同一电磁环境中其他设备的电磁发射导致或遭受不允许的降级;它也不会使同一电磁环境中其他设备(分系统、系统),因受其电磁发射而

4、导致或遭受不允许的降级。” 在一个电子系统中,印制板作为硬件系统的核心部件之一,印制板设计的好坏将直接影响到整个系统的稳定性,因此,在设计之初就充分考虑到电磁兼容的问题,考虑到信号的完整性等,无疑将提高系统的稳定性,缩短开发周期,提前将稳定的系统推向市场。 在任何设计中,经验永远占有一席之地,在处理EMC问题上,经验与技术诀窍仍然如此,从电路设计开始就参考抑制EMI的技术人员汇总的经验与技术诀窍,将之成功地运用于系统设计中,将产生事半功倍的效果。然而,随着系统越来越复杂化,系统频率越来越高,已有的一些经验不一定适合现在和将来的要求,但从设计初期就开始考虑EMC问题、考虑信号完整性,进行可生产、

5、可测试、可维护性设计,始终是设计时应该考虑的问题。 对于新出现的问题,目前一般采用模拟分析的方法,但是由于该方法对设计人员经验等要求相对较高,而且一些问题诸如过孔与焊接模型的建立等还存在一些问题,比较完整的系统数学模型建立也是一个长期和复杂的工程,导致仿真程序的结果也并不尽如人意。而且系统将来运行环境的模型化也有一定的困难,仿真程序也难以包含所有的情况。对我司产品而言,目前绝大部分设计还很难做到这一步。因此,经验的积累与传授仍将是一项长期的任务。 纵观国内外业界精英的做法,无一不是在产品的预研、开发阶段投入大量精力,在设计阶段开展EMC工作,避免可能出现的电磁兼容问题。我司在EMC等产品专项工

6、程方面也开展了一系列的研究并取得一定的成绩,EMC研究室、CAD室、以及相关产品线均做出一些探索性的工作。作为EMI的源头,器件选型、原理设计、PCB设计已逐渐引起重视,硬件开发人员对PCB的EMC设计提出了要求。为了对PCB的EMC设计成果加以总结、推广,同时对一些未知的领域进行积极的探索,在EMC室和CAD室的积极参与下,由金明宇、骆昊、李瑞林、原晓霞、候俊锋在参考了我司以前对EMC方面进行的总结,共同编制了PCB的EMC设计指南。文中的有些观点、建议仅仅是现有工作经验的总结,由于EMC领域的诸多未知因素,加上编者的水平有限,错误、疏漏之处在所难免,还望大家不断批评、指正。对于本文的任何不

7、明白之处,以及任何有益建议请与EMC室、CAD室联系,共同探讨PCB的EMC设计过程中的任何实际问题。同时感谢那些为此指南作过经验积累的同事及前同事胡寿林、谢敏仙、操方星、钱柏年、李静、汤昌茂、胡庆虎、于小卫。本规范由艾默生网络能源有限公司研发部发布实施,适用于ENPC的PCB设计。本规范由 各产品开发部、电子工艺部 等部门参照执行。本规范拟制部门: 电子工艺部本规范拟制人:骆昊本规范会签人:金明宇、李瑞林、原晓霞、候俊锋本规范批准人:季明明本规范发布人:研发业务管理办目的本指导书旨在指导公司PCB的EMC设计,将电路EMC设计要求在PCB中得以实现。本书旨在对我司PCB的EMC设计现有成果加

8、以总结、推广,结合我司PCB设计过程中的经验教训以及产品的EMC测试数据,谨供各位硬件工程师进行PCB的EMC设计时参考。本指导书会不断升级,请使用最新版本。范围本指导书适用我司所有正式产品的PCB EMC设计。 引用/参考标准或资料略名词解释EMC:Electromagnetic Compatibility,电磁兼容EMI:Electromagnetic Interference,电磁干扰弱信号:在本文中电压小于等于Rms 15V以下,同时电流小于等于100mA以下的信号。强信号:在本文中电压大于Rms 48V以上,同时电流大于2A以上的信号。指南简介为了正确进行单板的EMC设计,特制定本指

9、南。指南内容第一部分层的设置1层的设置在PCB的EMC设计考虑中,首先涉及的便是层的设置;单板的层数由电源、地的层数和信号层数组成;电源层、地层、信号层的相对位置以及电源、地平面的分割对单板的EMC指标至关重要。弱信号单板的合理层数根据单板的电源、地的种类、信号密度、板级工作频率、有特殊布线要求的信号数量,以及综合单板的性能指标要求与成本承受能力,确定单板的层数;对于EMC指标要求苛刻(如:产品需认证CISPR22 CLASS B)而相对成本能承受的情况下,适当增加地平面乃是PCB的EMC设计的杀手锏之一。Vcc、GND的层数单板电源的层数由其种类数量决定;对于单一电源供电的PCB,一个电源平

10、面足够了;对于多种电源,若互不交错,可考虑采取电源层分割(保证相邻层的关键信号布线不跨分割区);对于电源互相交错(尤其是象8260等IC,多种电源供电,且互相交错)的单板,则必须考虑采用2个或以上的电源平面,每个电源平面的设置需满足以下条件:单一电源或多种互不交错的电源;相邻层的关键信号不跨分割区;地的层数除满足电源平面的要求外,还要考虑:元件面下面(第2层或倒数第2层)有相对完整的地平面;高频、高速、时钟等关键信号有一相邻地平面;关键电源有一对应地平面相邻(如5V与GND相邻)。信号层数在CAD室现行工具软件中,在网表调入完毕后,EDA软件能提供一布局、布线密度参数报告,由此参数可对信号所需

11、的层数有个大致的判断; 经验丰富的CAD工程师,能根据以上参数再结合板级工作频率、有特殊布线要求的信号数量以及单板的性能指标要求与成本承受能力,最后确定单板的信号层数。信号的层数主要取决于功能实现,从EMC的角度,需要考虑关键信号网络(强辐射网络以及易受干扰的小、弱信号)的屏蔽或隔离措施。电源层、地层、信号层的相对位置Vcc、GND 平面的阻抗以及电源、地之间的EMC环境问题电源、地平面存在自身的特性阻抗,电源平面的阻抗比地平面阻抗高;为降低电源平面的阻抗,尽量将PCB的主电源平面与其对应的地平面相邻排布并且尽量靠近,利用两者的耦合电容,降低电源平面的阻抗;电源地平面构成的平面电容与PCB上的

12、退耦电容一起构成频响曲线比较复杂的电源地电容,它的有效退耦频带比较宽,(但存在谐振问题)。Vcc、GND 作为参考平面,两者的作用与区别电源、地平面均能用作参考平面,且有一定的屏蔽作用;但相对而言,电源平面具有较高的特性阻抗,与参考电平存在较大的电位势差;从屏蔽的角度,地平面一般均作了接地处理,并作为基准电平参考点,其屏蔽效果远远优于电源平面;在选择参考平面时,应优选地平面。电源层、地层、信号层的相对位置对于电源、地的层数以及信号层数确定后,它们之间的相对排布位置是每一个EMC工程师都不能回避的话题;单板层的排布一般原则:元件面下面(第二层)为地平面,提供器件屏蔽层以及为顶层布线提供参考平面;

13、所有信号层尽可能与地平面相邻;尽量避免两信号层直接相邻;主电源尽可能与其对应地相邻;兼顾层压结构对称。注:具体PCB的层的设置时,要对以上原则进行灵活掌握,在领会以上原则的基础上,根据实际单板的需求,如:是否需要一关键布线层、电源、地平面的分割情况等,确定层的排布:四层板,优选方案1,可用方案3方案电源层数地层数信号层数12341112SGPS2112GSSP3112SPGS表- 1 四层板解决方案表方案1:图1 四层PCB的主选层设置方案此方案为CAD室现行四层PCB的主选层设置方案,在元件面下有一地平面,关键信号优选布TOP层;至于层厚设置,有以下建议:满足阻抗控制芯板(GND到POWER

14、)不宜过厚,以降低电源、地平面的分布阻抗;保证电源平面的去耦效果;推荐芯板厚0.2mm,4层板采用1.0的板厚。为了达到一定的屏蔽效果,有人试图把电源、地平面放在TOP、BOTTOM层,即采用方案2。方案2:图2 四层板解决方案2此方案为了达到想要的屏蔽效果,至少存在以下缺陷:电源、地相距过远,电源平面阻抗较大电源、地平面由于元件焊盘等影响,极不完整由于参考面不完整,信号阻抗不连续实际上,由于我司大量采用表贴器件,对于器件越来越密的情况下,本方案的电源、地几乎无法作为完整的参考平面,预期的屏蔽效果很难实现;方案3:图3 四层板解决方案3此方案同方案1类似,适用于主要器件在BOTTOM布局或关键

15、信号底层布线的情况;六层板,优选方案3,可用方案1,备用方案2、4方案电源地信号1234561114S1GS2S3PS42114S1S2GPS3S43123S1G1S2PG2S34123S1G1S2G2PS3表- 2 六层板解决方案表对于六层板,优先考虑方案3,优选布线层S2,其次S3、S1。主电源及其对应的地布在4、5层,层厚设置时,增大S2-P之间的间距,缩小P-G2之间的间距(相应缩小G1-S2层之间的间距),以减小电源平面的阻抗,减少电源对S2的影响;在成本要求较高的时候,可采用方案1,优选布线层S1、S2,其次S3、S4,与方案1相比,方案2保证了电源、地平面相邻,减少电源阻抗,但S

16、1、S2、S3、S4全部裸露在外,只有S2才有较好的参考平面;对于局部、少量信号要求较高的场合,方案4比方案3更适合,它能提供极佳的布线层S2。八层板:优选方案2、3、可用方案1方案电源地信号123456781125S1G1S2S3PS4G2S52134S1G1S2G2PS3G3S43224S1G1S2P1G2S3P2S44224S1G1S2P1P2S3G3S45224S1G1P1S2S3G2P2S4表- 3 八层板解决方案表对于单电源的情况下,方案2比方案1减少了相邻布线层,增加了主电源与对应地相邻,保证了所有信号层与地平面相邻,代价是:牺牲一布线层;对于双电源的情况,推荐采用方案3,方案3

17、兼顾了无相邻布线层、层压结构对称、主电源与地相邻等优点,但S4应减少关键布线;方案4:无相邻布线层、层压结构对称,但电源平面阻抗较高;应适当加大3-4、5-6,缩小2-3、6-7之间层间距;方案5:与方案4相比,保证了电源、地平面相邻;但S2、S3相邻,S4以P2作参考平面;对于底层关键布线较少以及S2、S3之间的线间窜扰能控制的情况下此方案可以考虑;十层板:推荐方案2、3、可用方案1、4方案电源地信号123456789101136S1G1S2S3G2PS4S5G3S62145S1G1S2G2S3G3PS4G4S53235S1G1S2P1S3G2P2S4G3S54244S1G1S2G3P1P2

18、G3S3G4S4表- 4 十层板解决方案表方案3:扩大3-4与7-8各自间距,缩小5-6间距,主电源及其对应地应置于6、7层;优选布线层S2、S3、S4,其次S1、S5;本方案适合信号布线要求相差不大的场合,兼顾了性能、成本;推荐大家使用;但需注意避免S2、S3之间平行、长距离布线;方案4:EMC效果极佳,但与方案3比,牺牲一布线层;在成本要求不高、EMC指标要求较高、且必须双电源层的关键单板,建议采用此种方案;优选布线层S2、S3,对于单电源层的情况,首先考虑方案2,其次考虑方案1。方案1具有明显的成本优势,但相邻布线过多,平行长线难以控制;十二层板:推荐方案2、3,可用方案1、4、备用方案

19、5方案电源地信号1234567891011121147S1G1S2G2S3PS4G3S5S6G4S72156S1G1S2G2S3G3PS4G4S5G5S63246S1G1S2G2S3P1G3S4P2S5G4S64255S1G1S2G2S3G3P1P2G4S4G5S55237S1G1S2S3P1G2S4S5P2S6G3S7表- 5 12层板解决方案表以上方案中,方案2、4具有极好的EMC性能,方案1、3具有较佳的性价比; 以上层排布作为一般原则;具体设计过程中可根据需要的电源层数、布线层数、特殊布线要求信号的数量、比例以及电源、地的分割情况,结合以上排布原则灵活掌握。1.3强信号单板的合理层数根

20、据单板的功率密度、器件密度、功率流向是否顺畅,开关管的dV/dt,等有特殊布线要求的信号,同时综合单板的成本,确定单板的层数,推荐4层板。第二部分布线2布线布线基本规则在这里就一些设计中应该遵循的基本规则,结合以前在设计中出现的问题,作一些简单的说明:信号回流最小规则图4 信号回流最小规则即环面积最小规则,环面积越小,对外的辐射越少。针对这一规则,在地平面分割时,要考虑到地平面与重要信号走线的分布,防止由于地平面开槽等带来的问题;在双层板设计中,在为电源留下足够空间的情况下,应该将双面留下的部分用地信号填充,且增加一些必要的孔,将双面地信号有效连接起来,对一些关键信号尽量采用地线隔离,对一些频

21、率较高的设计,需特别考虑其地平面回路问题,建议采用多层板为宜。窜扰分析与控制规则 图5 窜扰分析示图 主要针对比较长的平行走线而言,同时满足了5-5原则的信号,一般来说,采用差分信号方式设计,能产生比较理想的效果;在背板设计中,一般采用中间隔地方式;对普通的印制板设计来说,应该尽量将线间距离尽量隔开一些,满足3W原则以减低窜扰。走线屏蔽规则 图6 走线屏蔽规则 对应信号回流最小规则,实际上也是为了尽量减小信号的回路面积,多见于一些比较重要的信号,如时钟信号,同步信号;对一些特别重要,频率特别高的信号,应该考虑采用同轴电缆屏蔽结构设计,即将所布的线上下左右用地线隔离,而且还要考虑好如何有效的让屏

22、蔽地与实际地平面有效结合。注意:当采用屏蔽规则时,最好应用在一些微弱的信号上,同时保证屏蔽层的良好接地。对于一般的信号来说,如果屏蔽层的阻抗非常小也是可以采用的。走线的方向控制规则图7 走线的方向控制规则即相邻层的走线方向成正交结构,这是设计的基本要求,但在实际设计中很难做到,在设计中应该尽量去做。不要将不同的信号线在相邻层走成同一方向,以减少不必要的窜扰;对背板上出现该情况,特别是信号速率又高时,应考虑用地平面隔离各布线层,用地信号线隔离各信号线。对于一些复杂器件(如:BGA封装的器件)来说不可避免要违反正交原则,这时要注意各类信号的扇出方向,同种类型的网络在一起。走线的开环检查规则 图8

23、走线的开环检查规则主要是为了避免产生天线效应,我们知道,在天线的末端面积越小,其发射效果越显著。对一些高频信号,一定要避免这样的设计产生,否则可能带来不可预知的结果。PCB板防天线布线如下图所示。阻抗匹配检查规则 主要是为了防止产生反射,在设计中应该尽量避免这样的设计发生,有时设计无法避免类似的结构时,我们应该尽量减少中间不一致部分的有效长度,对诸如BGA之类的器件,这类问题将可能难以避免。走线终结网络规则图9 走线终结网络规则 就是通常所说的终端匹配原则,对母板上的长线及一些时钟线,要仔细分析其可能带来的影响,选择对应的匹配方案。在这个问题上,一定要结合实际的布局来综合考虑,否则可能产生匹配

24、电阻满板加的情况。终端匹配电阻在走线末端。走线闭环检查规则图10 走线闭环检查规则即布线自环规则,主要是一些设计由于层数太多而没有注意到这类问题的发生,在设计中,务必使重要信号不要产生类似的结构,尽量减少信号由于形成环状而产生的辐射大增情况。走线的分枝长度控制规则图11 走线的分枝长度控制规则 尽量控制分枝的长度,一般的要求是Tdelay L L ;(即优选地作参考平面)D,确保关键走线未跨分割区的布线层;需要强调的是:PCB的设计需要综合考虑功能实现、成本、EMC、工艺、美观等多种因素,在优选布线层上,没有一成不变的原则。以上建议作为一般指导原则,CAD工程师的价值也就在于在多种因素中,折衷

25、考虑,找到最佳解决途径。例如:在布局部分第一章关于十层板有如下层排布方案:方案电源地信号123456789101136S1G1S2S3G2PS4S5G3S62145S1G1S2G2S3G3PS4G4S53235S1G1S2P1S3G2P2S4G3S54244S1G1S2G3P1P2G3S3G4S4在方案1里,由于S2、S3均在内层,且夹在两地平面之间,在布关键信号时,我们首先考虑S2、S3,并保证层间无平行长线(关键网络);S4、S5与S2、S3基本相同,但夹在电源、地平面之间,根据我们现有掌握的情况,电源、地平面之间的EMC环境差于两地平面之间的EMC环境,因而S4、S5的优先级别低于S2、

26、S3,由于S5以阻抗较低的G3作参考平面,其优先级别略高于S4;S1、S6同为表层布线,一般而言,表层(TOP)由于器件PIN密度高于底层(BOTTOM),两者之间,我们优先考虑S6;即,方案一的布线优先级别为:S2=S3S5S4S6S1;同样分析,方案2的布线优先级别:S2=S3S4S5S1;方案3的布线优先级别:S2=S3=S4S5S1;方案4的布线优先级别:S2=S3=S4S1;阻抗控制输入阻抗在集总电路中,输入阻抗是经常使用的一个术语,它的物理意义是:从单口网络看进去的电压和电流的比值。如图:图27 输入阻抗输入阻抗: Zin = U/i。特征阻抗对于PCB 来说每一段走线都有特定的阻

27、抗值,走线电感是引起PCB 上射频辐射的重要因素之一。甚至于从芯片硅芯到安装焊盘之间的引线电感也会引起可观的射频电势,尤其是电路板上的细长走线会有较大的引线电感。通常如果有射频电压加在一段阻抗上就会有相应的射频电流流过,就会引发电磁干扰。随着信号传输速率越来越高,PCB走线已经表现出传输线的性质,在集总参数电路中视为短路线的连线上在同一时刻的不同位置的电流电压已经不同,所以不能用集总参数来表示,必须采用分布参数来处理。传输线的模型可以表示如下图:传输线模型现在我们对以上传输模型进行物理方程的解答。传输线的性质可以用电报方程来表达,电报方程如下:dU/dz = ( R + jwL) IdI/dz

28、 = ( G +jwC) U电报方程的通解为:通解中的为传播常数为特征阻抗从通解中可以看到传输线上的任意一点的电压和电流都是入射波和反射波的叠加,因此传输线上任意一点的输入阻抗值都是时间、位置、终端匹配的函数,所以再使用输入阻抗来研究传输线已经失去意义了,所以引入了特征阻抗、行波系数、反射系数的概念。注意反射系数和行波系数并不仅限于在传输线的两端,对于传输线上的任意点,它们都有意义。特征阻抗是指传输线理论中较为重要的概念, 是沿线上分布电容和电感的的等效,它的物理意义是,入射波的电压与电流的比值,或反射波的电压与电流的比值。由电报方程可以得到特征阻抗的解,见式(4),由于R、G的值相对比较小,

29、特征阻抗可简化为:反射系数是传输线上某一处的反射波电压(或电流)与入射波(或电流)之比。反射系数: 行波系数是:传输线上某一处的最小电压(或电流与最大电压(或电流之比。他们都与特征阻抗密切 相关。阻抗的不连续是造成反射的根源,反射会造成过冲、振铃等现象,过冲集中了较大的能量,而且振铃与过冲包含有大量谐波成分,对EMC产生不良影响,实践证明削减过冲与振铃,可以有效的减小传导与辐射干扰。阻抗失配,如换层、多负载分叉、跨分割区等都会造成信号质量问题,解决了这些,大部分的EMC问题也就相应解决了。当然信号频率与上升、下降速率也是影响反射与EMC的重要因素。因此对于高速信号,一般要求阻抗保持连续。屏蔽地

30、线对阻抗的影响在实际的设计中,经常在关键的信号线两边各加一条地线(guardline)。目的在于为关键信号提供一个低电感的地回路,从而减少相邻线之间的串扰与传导、辐射的影响。但增加了地线的同时,也改变了信号的电磁场分布,降低了信号线的阻抗。跨分割区及开槽的处理对电源/地平面分割造成的开槽当PCB板上存在多种不同的电源或地的时候,一般不可能为每一种电源网络和地网络分配一个完整的平面,常用的做法是在一个或多个平面上进行电源分割或地分割。同一平面上的不同分割之间就形成了开槽。通孔过于密集形成开槽通孔包括焊盘和过孔。通孔穿过地层或电源层而与之没有电气连接时,需要在通孔周围留一些空间(即隔离环)以便进行

31、电气隔离;但当通孔之间的距离靠得太近时,隔离环就会重叠起来,形成开槽。这也被称为热焊盘问题。下图是一个通孔密集形成开槽的例子。图28 通孔密集形成开槽图28给出了一个通孔密集形成开槽的示意图。目前我司单板广泛地使用2mm连接器(或其它高密度连接器),当连接器穿过电源或地层时,为了完成有效的电气隔离或安全隔离,连接器的针与电源或地平面必须有隔离环进行隔离;当隔离环的半径大于1mm(插针间的间距的一半)时,就会形成开槽。开槽对PCB板EMC性能的影响开槽对PCB板的EMC性能会造成一定的影响。这种影响可能是消极的,也可能是积极的。高速信号与低速信号的面电流分布在低速的情况下,电流沿电阻最低的路径流

32、动。下图所示的是低速电流从A流向B时,其回流信号从地平面返回源端的情形。 此时,面电流分布较宽。 图29 低速信号的回流电流路径分布在高速的情况下,信号回流路径上的电感的作用将超过电阻的作用。高速回流信号将沿阻抗最低的路径流动。下图给出了一个典型的高速信号的回流路径。图30 高速回流信号回流电流路径分布此时,面电流的分布很窄,回流信号成束状集中在信号线的下方。“ 分地”的概念当PCB板上存在不相容电路时,需要进行“分地”的处理,即根据不同的电源电压、数字和模拟信号、高速和低速信号、大电流和小电流信号来分别设置地线。从前面给出的高速信号与低速信号回流的分布可以很容易地理解分地的作用:分地,可以防

33、止不相容电路的回流信号的叠加,防止共地线阻抗耦合。需要注意两点:其一,分地的概念与下面将要讨论的“信号跨越电源平面或地平面上的开槽的问题”是不同的,分地只是根据不同种类的信号分别设置地线(或平面);其二,分地并不是将各种地完全隔离,没有任何电气连接,分地后的各种地还会在适当的位置连接起来,保证整个地层的电连续性。 2.5.3.3 信号跨越电源平面或地平面上的开槽的问题不论高速信号还是低速信号,都不应该跨分割走线。跨分割走线会带来很多严重的问题,包括:增大电流环路面积,加大了环路电感,使输出的波形容易振荡;增加向空间的辐射干扰,同时易受空间磁场的影响;加大与板上其它电路产生磁场耦合的可能性;环路

34、电感上的高频压降构成共模辐射源,并通过外接电缆产生共模辐射。下图给出了一个地槽引起高频信号产生串扰的示意图。图31 地平面开槽引起信号间的串扰对于需要严格的阻抗控制、按带状线模型走线的高速信号线而言,还会因为上平面或下平面或上下平面的开槽破坏带状线模型,造成阻抗的不连续,引起严重的信号完整性问题。对开槽的处理对开槽的处理应该遵循以下原则。 2.5.4.1 需要严格的阻抗控制的高速信号线,其轨线严禁跨分割走线跨分割走线会造成阻抗不连续,引起严重的信号完整性问题。 2.5.4.2 当PCB板上存在不相容电路时,应该进行分地的处理分地不应该造成高速信号线的跨分割走线,也尽量不要造成低速信号线的跨分割走线。 2.5.4.3 当跨开槽走线不可避免时,应该进行桥接图32 当跨分割走线不可避免时应该进行有效的桥接当信号线不能避免跨开槽走线的情形时,应该进行有效的桥接,在沿信号路径的方向将地平面连接起来。下图给出了桥接的示意图。2.5.4.4 接插件(对外)不应放置在地层隔逢上图33 接插件不能安装在地层隔逢上图33(a)中如果地层上的A点和B点间存在较大的电位差,就有可能通过外接电缆产生共模辐射。所以应该改成图34(b)中安装方法,这样A、B两点就

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育专区 > 单元课程

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知得利文库网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号-8 |  经营许可证:黑B2-20190332号 |   黑公网安备:91230400333293403D

© 2020-2023 www.deliwenku.com 得利文库. All Rights Reserved 黑龙江转换宝科技有限公司 

黑龙江省互联网违法和不良信息举报
举报电话:0468-3380021 邮箱:hgswwxb@163.com