西工大数字电路实验报告——实验五(共6页).docx

上传人:飞****2 文档编号:13453178 上传时间:2022-04-29 格式:DOCX 页数:6 大小:165.07KB
返回 下载 相关 举报
西工大数字电路实验报告——实验五(共6页).docx_第1页
第1页 / 共6页
西工大数字电路实验报告——实验五(共6页).docx_第2页
第2页 / 共6页
点击查看更多>>
资源描述

《西工大数字电路实验报告——实验五(共6页).docx》由会员分享,可在线阅读,更多相关《西工大数字电路实验报告——实验五(共6页).docx(6页珍藏版)》请在得力文库 - 分享文档赚钱的网站上搜索。

1、精选优质文档-倾情为你奉上实验五:计数器及其应用 一 实验目的:1. 熟悉常用中规模计数器的逻辑功能。2. 掌握二进制计数器和十进制计数器的工作原理和使用方法。3. 运用集成计数器构成1/N分频器。二 实验设备:数字电路试验箱,数字双踪示波器,函数信号发生器,74LS90及Multisim仿真软件。三 实验原理:计数是一种最简单基本运算,计数器在数字系统中主要是对脉冲的个数进行计数,以实现测量、计数和控制的功能,同时兼有分频功能。计数器按计数进制有:二进制计数器,十进制计数器和任意进制计数器;按计数单元中触发器所接收计数脉冲和翻转顺序分有:异步计数器,同步计数器;按计数功能分有:加法计数器,减

2、法计数器,可逆(双向)计数器等。目前,TTL和CMOS电路中计数器的种类很多,大多数都具有清零和预置功能,使用者根据器件手册就能正确地运用这些器件。实验中用到异步清零二-五-十进制异步计数器74LS90。74LS90是一块二-五-十进制异步计数器,外形为双列直插,引脚排列如图(1)所示,逻辑符号如图(2)所示,图中的NC表示此脚为空脚,不接线,它由四个主从JK触发器和一些附加门电路组成,其中一个触发器构成一位二进制计数器;另三个触发器构成异步五进制计数器。在74LS90计数器电路中,设有专用置“0”端、和置“9”端、。其中、为两个异步清零端,、为两个异步置9端,CP1、CP2为两个时钟输入端,

3、Q0Q3为计数输出端,74LS90的功能表见表(1),由此可知:当R1=R2=S1=S2=0时,时钟从CP1引入,Q0输出为二进制;时钟从CP2引入,Q3输出为五进制;时钟从CP1引入,而Q0接CP2 ,即二进制的输出与五进制的输入相连,则Q3Q2Q1Q0输出为十进制(8421BCD码);时钟从CP2引入,而Q3接CP1 ,即五进制的输出与二进制的输入相连,则Q0Q1Q2Q3输出为十进制(5421BCD码)。输 入输 出110000011000000111001011100100计数00计数00计数00计数表(1)四 实验内容:1. 用74LS90实现8421BCD十进制计数。实现8421BC

4、D计数,计数脉冲CP由CP0输入,Q0接CP1,则该计数器先进行2进制计数,在进行5进制计数,从而完成8421BCD的十进制计数。电路连接如下:2. 用74LS90实现六进制计数。先组成8421BCD十进制计数器,再利用反馈置0法。设初态为0,则选择0-5为有效状态,6-9为无效状态,当CP(6)脉冲到来时,输出Q3Q2Q1Q0=0110,利用0110反馈置0,使计数器返回初态。电路连接如下:3. 用74LS90设计电路,要求输出信号为时钟频率的十分频,占空比为50%。使输出信号为十分频,占空比为50%,则利用74LS90的2进制计数部分和5进制计数部分联合实现。让CP时钟信号出入CP1,使Q

5、3Q2Q1的输出实现五进制计数,输出000-100,使Q3输出连接CP0输入口,当Q3=1即计数到5时,对2进制计数部分产生一次脉冲,两次2进制计数间隔为一周期5进制计数,实现十分频。Q0输出为十分频信号。电路连接如下:4. 用74LS90实现12分频电路。因为单片74LS90只能实现十进制计数,所以需用两片74LS90实现十二分频。与十分频电路原理相似,要使输出十二分频信号,两次2进制计数间隔为1周期6进制计数。第一片构成六进制计数,当Q3Q2Q1Q0=0110即计数为6时,传递给第二片2进制计数部分一次脉冲信号,Q2Q1组成与门连接第二片的CP0输入端;同时反馈给第一片的置0端,使之返回计

6、数初态。此时第二片Q0处输出信号为十二分频信号。电路连接如下:五 实验结果:1. 用74LS90实现8421BCD十进制计数。其状态转换表如下表:Q3Q2Q1Q0Q3(n+1)Q2(n+1)Q1(n+1)Q0(n+1)000000010001001000100011001101000100010101010110011001110111000000001001100100002. 用74LS90实现六进制计数。其状态转换表如下表:Q3Q2Q1Q0Q3(n+1)Q2(n+1)Q1(n+1)Q0(n+1)000000010001001000100011001101000100010101010110011000003. 用74LS90设计电路,要求输出信号为时钟频率的十分频,占空比为50%。输出波形如下图:其中通道A为函数发生器产生的原始CP脉冲,B通道为输出的十分频信号。4. 用74LS90实现12分频电路。输出波形如下图:其中通道A为函数发生器产生的原始CP脉冲,B通道为输出的十二分频信号。专心-专注-专业

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育专区 > 教案示例

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知得利文库网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号-8 |  经营许可证:黑B2-20190332号 |   黑公网安备:91230400333293403D

© 2020-2023 www.deliwenku.com 得利文库. All Rights Reserved 黑龙江转换宝科技有限公司 

黑龙江省互联网违法和不良信息举报
举报电话:0468-3380021 邮箱:hgswwxb@163.com