2022年电子万历方案副本.docx

上传人:H****o 文档编号:12953900 上传时间:2022-04-27 格式:DOCX 页数:37 大小:414.06KB
返回 下载 相关 举报
2022年电子万历方案副本.docx_第1页
第1页 / 共37页
2022年电子万历方案副本.docx_第2页
第2页 / 共37页
点击查看更多>>
资源描述

《2022年电子万历方案副本.docx》由会员分享,可在线阅读,更多相关《2022年电子万历方案副本.docx(37页珍藏版)》请在得力文库 - 分享文档赚钱的网站上搜索。

1、精品学习资源河南科技高校毕业设计说明书机电一体化工程)地 市: 河南南阳准考证号:130210100077姓 名: 李 磊河南省高等训练自学考试欢迎下载精品学习资源高等训练自学考试毕业设计任务书一、 题目 电子万年历设计二、 本环节自 2021年 1 月 6 日起至 2021年 4 月 7 日止三、 进行地点 河南工业职业技术学院四、 内容要求指导老师:姜岩蕾批准日期:高等训练自学考试欢迎下载精品学习资源摘 要在日新月异的 21 世纪里,家用电子产品得到了快速进展;很多家电设备都趋于人性化、智能化,这些电器设备大部分都含有CPU掌握器或者是单片机;单片机以其高牢靠性、高性价比、低电压、低功耗等

2、一系列优点,近几年得到迅猛进展和大范畴推广,广泛应用于工业掌握系统、通讯设备、日常消费类产品和玩 具等;并且已经深化到工业生产的各个环节以及人民生活的各个方面,如车间流 水线掌握、自动化系统等、智能型家用电器 and so on. Chip microcomputer to control the small household electrical appliances with portable and practical, easy features.This design of the electronic calendar is a small smart home electron

3、ics products. Use of micro controller, real time clock chip in mind, the external power-down memory circuit and display circuit, enabling time adjustment and display. Widely used in household electronic calendar can also be applied to banks, post and telecommunications, hotels, hospitals, schools, b

4、usinesses, shops and other related industrieslobby, and the unit conference room, concierge and other places. Thus,this design has important practical significance and practical value.KEY WORD: microcontrollerintelligentCPU controllerAutomatic control欢迎下载精品学习资源目录欢迎下载精品学习资源附录欢迎下载精品学习资源第一章系统概述本设计以 AT8

5、9S52单片机为核心,构成单片机掌握电路,结合DS1302时钟芯片和24C02FLASH储备器,显示阳历年、月、日、星期、时、分、秒和阴历年、月、日,在显示阴历时间时,能标明是否闰月,同时完成对它们的自动调整和掉电爱护,全部信息用液晶显示;人机接口由三个按键来实现,用这三个按键对时间、日期可调,并可对闹铃开关进行设置;软件掌握程序实现全部的功能;整机电路使用+5V 稳压电源,可稳固工作;系统框图如图1-1 所示,其软硬件设计简洁,时间记录精确,可广泛应用于长时间连续显示的系统中;人机接口单片机掌握电路软件掌握程序欢迎下载精品学习资源电源电路显示电路图 1-1 系统框图其次章方案挑选欢迎下载精品

6、学习资源由于电子万年历的种类比较多,因此方案挑选在设计中是至关重要的;正确地挑选方案可以减小开发难度,缩短开发周期,降低成本,更快地将产品推向市场;欢迎下载精品学习资源 2.1 方案 1基于 AT89S52 单片机的电子万年历设计不使用时钟芯片,而直接用 AT89S52单片机来实现电子万年历设计;AT89S52是一种带 8K 字节闪耀可编程可擦除只读储备器的低电压,高性能CMOS 8位微处理器,俗称单片机;单片机的可擦除只读储备器可以反复擦写1000 余次;由于将多功能 8 位CPU和闪耀储备器组合在单个芯片中, ATMEL的 AT89S52是一种高效微掌握器,为很多嵌入式掌握系统供应了一种敏

7、捷性高且价廉的方案;如采纳单片机计时,利用它的一个16 位定时器 / 计数器每 50ms 产生一个中断信号,中断 20 次后产生一个秒信号,然后依据时间进制关系依次向分、时、日、星期、月、年进位;这样就实现了直接用单片机来实现电子万年历设计;用单片机来实现电子万年历设计,无须外接其他芯片,充分利用了单片机的资源;但是精度不够高,误差较大,掉电后丢失全部数据,软件编程较复杂; 2.2 方案 2基于 DS1302 的电子万年历设计在以单片机为核心构成的装置中,常常需要一个实时的时钟和日历,以便对一些 实时发生大事记录时赐予时标,实时时钟芯片便可起到这一作用;过去多用并行接口 的时钟芯片,如 MC1

8、46818,DS1288等7 ;它们已能完全满意单片机系统对实时时钟的要求,但是这些芯片与单片机接口复杂、占用地址,数据总线接线多、芯片体积大占用空间多、近年来串行接口的各种芯片在单片机系统中应用愈来愈多,串行接口的实时 时钟芯片也显现了不少, DS1302是一个综合性能较好且价格廉价的串行接口实时时钟芯片;利用单片机进行掌握,采纳 DS1302作为实时时钟芯片,其三线接口SCLK、I/O 、/RST与单片机进行同步通信,外加掉电储备电路、显示电路、键盘电路,即构成一个基本的电子万年历系统,如仍要添加其他功能,在这基础上外扩电路即可;由于在系统设计时,需要考虑以下几点因素:功耗低、精确度高、软

9、件编程较简 单,芯片的体积小、芯片成本低等,而DS1302芯片有上面所述的诸多优点,所以本设计采纳方案 2;第三章系统硬件电路的设计依据系统设计功能的要求,初步确定设计系统由主控模块、时钟模块、储备模块、键盘接口模块、显示模块和闹铃模块共 6 个模块组成,电路系统构成框图如图 4-1 所示;主控芯片使用 52 系列 AT89S52单片机,时钟芯片使用美国 DALLAS公司推出的一种高性能、低功耗、带 RAM的实时时钟芯片 DS1302,储备模块采纳美国 ATMEL公司生产的低功耗 CMOS串行 EEPROM储备芯片 AT24C02;DS1302作为主要计时芯片,可欢迎下载精品学习资源以做到计时

10、精确;更重要的是, DS1302 可以在很小电流的后备 2.5 5.5V 电源,在2.5V 时耗电小于 300nA)下连续计时,并可编程挑选多种充电电流来对后备电源进行慢速充电,可以保证后备电源基本不耗电;欢迎下载精品学习资源DS1302时钟电路89S52)主控模块键扫描电路液晶显示欢迎下载精品学习资源储备电路闹铃电路图 4-1电子万年历电路系统构成框图 3.1系统核心部分闪电储备型器件AT89S523.1.1 AT89S52具有以下主要性能 5 : 8KB可改编程序 Flash 储备器 主要电源引脚VCC 电源端GND 接地端2 外接晶体引脚 XTAL1和 XTAL2XTAL1 接外部晶体的

11、一个引脚;在单片机内部,它是构成片内振荡器的反相放大器的输入端;当采纳外部振荡器时,该引脚接收振荡器的信号,既把此信号直接接到内部时钟发生器的输入端;XTAL2 接外部晶体的另一个引脚;在单片机内部,它是上述振荡器的反相放大器的输出端;采纳外部振荡器时,此引脚应悬浮不连接;3 掌握或与其它电源复用引脚 RST、ALE/PROG、/PSEN和/EA/VPP RST 复位输入端;当振荡器运行时,在该引脚上显现两个机器周期的高电平将使单片机复位;ALE/PROG 当拜访外部储备器时, ALE地址锁存答应)的输出用于锁存地址的低位字节;即使不拜访外部储备器, ALE 端仍以不变的频率 此频率为振荡器频

12、率的1/6 ) 周期性地显现正脉冲信号;因此,它可用作对外输出的时钟,或用于定时目的;然而要留意的是:每当拜访外部数据储备器时,将跳过一个ALE 脉冲;在对 Flash 储备器编程期间,该引脚仍用于输入编程脉冲/PROG)6 ; /PSEN 程 序存 储允 许 /PSEN) 输 出是 外 部 程序 储备 器 的读 选 通 信号 ; 当AT89S52/LV52 由外部程序储备器取指令 或常数)时,每个机器周期两次 /PSEN 有效 既输出 2 个脉冲);但在此期间内,每当拜访外部数据储备器时,这两次有效的 /PSEN 信号将不显现;欢迎下载精品学习资源/EA/VPP 外部拜访答应端;要使 CPU

13、 只拜访外部程序储备器 地址为 0000H FFFFH),就 /EA 端必需保持低电平 接到 GND端);当 /EA 端保持高电平 输入/ 输出引脚 P0.0 P0.7 、P1.0P1.7、P2.0 P2.7 和 P3.0 P3.7P0 端口P0.0 P0.7 ) P0 是一个 8 位漏极开路型双向 I/O 端口;作为输出口用时,每位能以吸取电流的方式驱动 8 个 TTL 输入,对端口写 1 时,又可作高阻抗输入端用;P1 端口P1.0 P1.7 ) P1 是一个带有内部上拉电阻的8 位双向 I/O 端口; P1 的输出缓冲器可驱动 吸取或输出电流方式) 4 个 TTL 输入;对端口写 1 时

14、,通过内部的上拉电阻把端口拉到高电位,这时可用作输入口;作输入口时,由于有内部的上拉电阻,那些被外部信号拉低的引脚会输出一个电流;P2 端口 P2.0 P2.7 ) P2 是一个带有内部上拉电阻的 8 位双向 I/O 端口; P2 的输出缓冲器可驱动 吸取或输出电流方式) 4 个 TTL 输入;对端口写 1 时,通过内部的上拉电阻把端口拉到高电位,这时可用作输入口;P2 作输入口使用时,由于有内部的上拉电阻,那些被外部信号拉低的引脚会输出一个电流;P3 端口P3.0P3.7 ) P3口管脚是 8 个带内部上拉电阻的双向 I/O 口,可接收输出 4 个 TTL 门电流;当 P3 口写入“ 1”后

15、,它们被内部上拉为高电平,并用作输入;作为输入,由于外部下拉为低电平,P3 口将输出电流,这是由于上拉的缘故;P3 口也可作为 AT89S52的一些特殊功能,这些特殊功能见表3-1 ;表 3-1 P3 端口的特殊功能端口引脚兼用功能P3.0RXD串行输入口)P3.1TXD串行输出口)P3.2/INT0外部中断 0)P3.3/INT1外部中断 1)P3.4T0定时器 0 的外部输入)P3.5T1定时器 1 的外部输入)P3.6/WR外部数据储备器写选通)P3.7/RD外部数据储备器读选通)欢迎下载精品学习资源 3.2 DS1302 时钟电路3.2.1 DS1302芯片介绍低功耗时钟芯片 DS13

16、02可以对年、月、日、时、分、秒进行计时,且具有闰年补偿等多种功能; DS1302用于数据记录,特殊是对某些具有特殊意义的数据点的记录 上,能实现数据与显现该数据的时间同时记录;这种记录对长时间的连续测控系统结果的分析以及对反常数据显现的缘由的查找有重要意义8 ;采纳 DS1302 作为记录测控系统中的数据记录,其软硬件设计简洁,时间记录精确,既防止了连续记录的大工作量,又防止了定时记录的盲目性,给连续长时间的测量、掌握系统的正常运行及检查都来了很大的便利,可广泛应用于长时间连续的测控系统中;在测量掌握系统中,特殊是长时间无人职守的测控系统中,常常需要记录某些具有特殊意义的数据及其显现的时间;

17、记录及分析这些特殊意义的数据,对测控系统的性能分析及正常运行具有重要的意义;传统的数据记录方式是隔时采样或定时采样,没有详细的时间记录,因此只能记录数据而无法精确记录其显现的时间;如采纳单片机计时,一方面需要采纳计数器,占用硬件资源,另一方面需要设置中断、查询等,同样耗费单片机的资源,而且某些测控系统可能不答应;而在系统中采纳DS1302就能很好地解决这个问题;1 DS1302 的性能特性实时时钟,可对秒、分、时、日、周、月以及带闰年补偿的年进行计数;用于高速数据暂存的 318 位 RAM;最少引脚的串行 I/O ;2.5 5.5V 电压工作范畴;2.5V 时耗电小于 300nA;用于时钟或

18、RAM数据读 / 写的单字节或多字节 脉冲方式)数据传送方式;简洁的 3 线接口;可选的慢速充电 至 VCC1)的才能;DS1302时钟芯片包括实时时钟 / 日历和 31 字节的静态 RAM;它经过一个简洁的串行接口与微处理器通信;实时时钟 / 日历供应秒、分、时、日、周、月和年等信息;对于小于 31 天的月和月末的日期自动进行调整,仍包括闰年校正的功能;时钟的运行可以采纳 24h 或带 AM上午) /PM DS1302 数据操作原理DS1302在任何数据传送时必需先初始化,把RST脚置为高电平,然后把 8 位地址和命令字装入移位寄存器,数据在SCLK的上升沿被输入;无论是读周期仍是写周期,

19、开头 8 位指定 40 个寄存器中哪个被拜访到;在开头8 个时钟周期,把命令字节装入移位寄存器之后,另外的时钟周期在读操作时输出数据,在写操作时写入数据;时钟脉冲的个数在单字节方式下为8 加 8,在多字节方式下为 8 加字节数,最大可达248 字欢迎下载精品学习资源节数;U31 Vcc22 X13 X24 GNDDS1302Vcc18SCLK7I/O6RST5欢迎下载精品学习资源图 4-3 DS1302 管脚图假如在传送过程中置 RST 为低电平,就会终止本次数据传送,并且 I/O 引脚变为高阻态;上电运行时,在 VCC =2.5V 之前, RST脚必需保持低电平;只有在 SCLK为低电平常,

20、才能将 RST置为高电平; DS1302的管脚图如图 4-3 所示,内部结构图如图 4-4 所示,表 4-2 为各引脚的功能;电源掌握欢迎下载精品学习资源实时时钟振荡器与分频器欢迎下载精品学习资源输入移位寄存器命令与控制规律318RAM图 4-4 DS1302 内部结构图表 4-2 DS1302 引脚功能表欢迎下载精品学习资源引脚号引脚名称功能1V CC2主电源2,3X1 ,X2振荡源,外接 32768HZ 晶振4GND地线5RST复位/片选线6I/O串行数据输入 / 输出端 双向)7SCLK串行数据输入端8V CC1后备电源DS1302的掌握字如图 4-5 所示;掌握字节的最高有效位 位 7

21、)必需是规律 1;假如它为规律 0,就不能把数据写入到 DS1302中;位 6 假如为 0,就表示存取日历时钟数据;为 1 表示存取 RAM数据;位 51A4 A0)指示操作单元的地址;最低有效位 位 0)如为 0,表示要进行写操作;为 1 表示进行读操作;掌握字节总是从最低位开头输入/ 输出;76543210欢迎下载精品学习资源RAM1CKA4A3A2A1A0图 4-5掌握字节的含义RAMK欢迎下载精品学习资源为了提高对 32 个地址的寻址才能 地址/ 命令位 15规律 1),可以把时钟 / 日历或 RAM寄存器规定为多字节 burst )方式;位 6 规定时钟或 RAM,而位 0 规定读或

22、写;在时钟 / 日历寄存器中的地址9 31 或 RAM寄存器中的地址 31 不能储备数据;在多字节方式中,读或写从地址0 的位 0 开头;必需按数据传送的次序写最先的8 个寄存器;但是,当以多字节方式写RAM时,为了传送数据不必写全部31 字节;不管是否写了全部 31 字节,所写的每一字节都将传送至RAM;数据读写程序如图3-6 所示;欢迎下载精品学习资源SCLK RST012345670124567欢迎下载精品学习资源I/OR/WA0A1A2 A3A4 R/C1DATA I/O BYTEDATA I/O BYTE欢迎下载精品学习资源图 3-6 数据读写程序DS1302共有 12 个寄存器,其

23、中有 7 个寄存器与日历、时钟相关,存放的数据位为 BCD码形式,其日历、时间寄存器及其掌握字见表3-3 ,其中奇数为读操作,偶数为写操作;欢迎下载精品学习资源秒寄存器80H81H00-59CH10SECSEC分钟寄存82H83H00-59010MINMIN器小时01-12 或12/10表 3-3 DS1302的日历、时钟寄存器及其掌握字命令字寄存器名写操作读操作取值范畴765各位内容43210寄存器日期 寄存器 月份寄存器周日寄存器 年份寄存器84H85H0HRHR86H87H00-2301-28,29,30,3124AP0010DATEDATE88H89H01-12000IOMMONTH8

24、AH8BH01-0700000DAY8CH8DH00-9910YEARYEAR时钟暂停:秒寄存器的位 7 定义位时钟暂停位;当它为 1 时, DS1302停止振荡, 进入低功耗的备份方式;通常在对DS1302 进行写操作时 如进入时钟调整程序),停止振荡;当它为 0 时,时钟将开头启动;AM-PM/12-24小 时方式: 小 时寄存器的位 7 定义为 12 或 24 小 时方式挑选位;它为高电平常,挑选 12 小 时方式;在此方式下,位 5 是 AM/PM位,此位是高电平常表示 PM,低电平表示 AM,在 24 小 时方式下,位 5 为其次个 10 小 时位20 23h);3.2.2 DS13

25、02 的应用实时时钟芯片 DS1302采纳串行数据传输,可为掉电爱护电源供应可编程的充电功能,也可以关闭充电功能,芯片采纳32768Hz 晶振;要特殊说明的是,备用电源BT1 可以用电池或超级电容 10 万 F 以上);虽然 DS1302在主电源掉电后耗电很小,但 假如要长时间保证时钟正常,最好选用小型充电电池;假如断电时间较短几小时或几天),可以用漏电较小的一般电解电容代替100F 就可以保证 1 小时的正常走时)9 ;DS1302 在第一次加电后,需进行初始化操作;初始化后就可以按正常方法调整时间及闹铃; DS1302的时钟电路如图 3-7 所示;欢迎下载精品学习资源欢迎下载精品学习资源Y

26、1 32768Hz+5V1234U3Vcc2 X1 X2 GNDDS13028Vcc1SCLK76I/ORST5BT13VP3.2 P3.3 P3.4欢迎下载精品学习资源欢迎下载精品学习资源 3.3储备电路图 3-7 DS1302时钟电路欢迎下载精品学习资源3.3.1 AT24C02 管脚介绍AT24C02是美国 ATMEL公司的低功耗 CMOS串行 EEPRO,M它是内含 2568位储备空间,具有工作电压宽 2.5 5.5V )、擦写次数多 大于 10000 次)、写入速度快 小于10ms)等特点 ;AT24C02的 1、2、3 脚是三条地址线,用于确定芯片的硬件地址;第 8 脚和第 42脚

27、分别为正、负电源;第 5 脚 SDA为串行数据输入 / 输出,数据通过这条双向 I C 总线串行传送;第6 脚 SCL 为串行时钟输入线; SDA和 SCL 都需要和正电源间各接一个4.7K 的电阻上拉;22I C总线是一种用于 I C 器件之间连接的二线制总线;它通过SDA串行数据线)及SCL I 2C 总线的基本结构欢迎下载精品学习资源采纳 I2C 总线标准的单片机或I2C 器件,其内部不仅有 I2C 接口电路,而且将内部欢迎下载精品学习资源各单元电路按功能划分为如干相对独立的模块,通过软件寻址实现片选,削减了器件片选线的连接; CPU不仅能通过指令将某个功能单元电路挂靠或摘离总线,仍可对

28、该单元的工作状况进行检测,从而实现对硬件系统的既简洁又敏捷的扩展与掌握;2 双向传输的接口特性2传统的单片机串行接口的发送和接收一般都各用一条线,而I C 总线就依据器件的功能通过软件程序使其可工作于发送或接收方式;当某个器件向总线上发送信息时,它就是发送器 也叫主器件 ,而当其从总线上接收信息时,又成为接收器 也叫从器件;主器件用于启动总线上传送数据并产生时钟以开放传送的器件,此时任何被寻2址的器件均被认为是从器件; I C 总线的掌握完全由挂接在总线上的主器件送出的地址和数据决定;总线上主和从 即发送和接收 的关系不是一成不变的,而是取决于此时数据传送欢迎下载精品学习资源的方向; SDA和

29、 SCL 均为双向 I/O线,通过上拉电阻接正电源;当总线闲暇时,两根线都是高电平;连接总线的器件的输出级必需是集电极或漏极开路,以具有线“与”2功能; I C 总线的数据传送速率在标准工作方式下为100kbit/s,在快速方式下,最高传送速率可达400kbit/s;3 I 2C 总线上的时钟信号在 I 2C 总线上传送信息时的时钟同步信号是由挂接在SCL 时钟线上的全部器件的规律“与”完成的; SCL 线上由高电平到低电平的跳变将影响到这些器件,一旦某个器件的时钟信号下跳为低电平,将使SCL线始终保持低电平,使 SCL线上的全部器件开头低电平期;此时,低电平周期短的器件的时钟由低至高的跳变并

30、不能影响SCL 线的 状 态 , 于 是 这 些 器 件 将 进 入 高 电 平 等 待 的 状 态 ;当全部器件的时钟信号都上跳为高电平常,低电平期终止,SCL 线被释放返回高电平,即全部的器件都同时开头它们的高电平期;其后,第一个终止高电平期的器件又将 SCL 线拉成低电平;这样就在SCL线上产生一个同步时钟;可见,时钟低电平常间由时钟低电平期最长的器件确定,而时钟高电平常间由时钟高电平期最短的器件确定;4 数据的传送在数据传送过程中,必需确认数据传送的开头和终止;当时钟线 SCL 为高电平常,数据线 SDA由高电平跳变为低电平定义为“开头”信号;当 SCL线为高电平常, SDA线发生低电

31、平到高电平的跳变为“终止”信号;开头和终止信号都是由主器件产生;在开头信号以后,总线即被认为处于忙状态;在终止信号以后的一段时间内,总线被认为是空闲的;I 2C 总线的数据传送格式是:在I 2 C 总线开头信号后,送出的第一个字节数据是用来挑选从器件地址的,其中前 7 位为地址码,第 8 位为方向位 R/W;方向位为“ 0”表示发送,即主器件把信息写到所挑选的从器件;方向位为“1”表示主器件将从从器件读 信息;开头信号后,系统中的各个器件将自己的地址和主器件送到总线上的地址进行比较,假如与主器件发送到总线上的地址一样,就该器件即为被主器件寻址的器件,其 接 收 信息 仍是 发送 信 息就 由

32、第8位 R/W确 定 ;在 I 2C 总线上每次传送的数据字节数不限,但每一个字节必需为8 位,而且每个传送的字节后面必需跟一个认可位 第 9 位),也叫应答位 ACK);每次都是先传最高位,通常从器件在接收到每个字节后都会做出响应,即释放SCL 线返回高电平,预备接收下一个数据字节,主器件可连续传送;假如从器件正在处理一个实时大事而不能接收数据时例如正在处理一个内部中断,在这个中断处理完之前就不能接收I 2C 总线上的数据字节),可以使时钟 SCL 线保持低电平,从器件必需使SDA保持高电平,此时主器件产生 1 个终止信号,使传送反常终止,迫使主器件处于等待状态;当从器件处理欢迎下载精品学习

33、资源完毕时将释放SCL线,主器件继续传送;当主器件发送完一个字节的数据后,接着发出对应于SCL 线上的一个时钟 总线竞争的仲裁2总线上可能挂接有多个器件,有时会发生两个或多个主器件同时想占用总线的情形;例如,多单片机系统中,可能在某一时刻有两个单片机要同时向总线发送数据,这种情形叫做总线竞争; I C 总线具有多主控才能,可以对发生在SDA线上的总线竞争进行仲裁,其仲裁原就是这样的:当多个主器件同时想占用总线时,假如某个主器件发送高电平,而另一个主器件发送低电平,就发送电平与此时SDA总线电平不符的那个器件将自动关闭其输出级;总线竞争的仲裁是在两个层次上进行的;第一是地址位2的比较,假如主器件

34、寻址同一个从器件,就进入数据位的比较,从而确保了竞争仲裁的牢靠性;由于是利用I C总线上的信息进行仲裁,因此不会造成信息的丢失;24C02 与单片机的接口特别简洁,如图4-8 所示; A0, A1,A2 为器件地址线, WP2为写爱护引脚, SCL,SDA为二线串行接口,符合 I C 总线协议;图 3-8 24C02 储备电路 3.4液晶显示电路显示器部分是由 HD61202液晶显示掌握驱动器和 HY12864液晶显示器组成的,下面我们对其分别进行介绍;3.4.1 液晶显示掌握驱动器 HD61202 的特点HD61202液晶显示掌握驱动器是一种带有驱动输出的图形液晶显示掌握器,它可欢迎下载精品

35、学习资源12直接与 8 位微处理器相连,它可与HD61203 协作对液晶屏进行行、列驱动; HD61202 是一种带有列驱动输出的液晶显示掌握器,它可与行驱动器HD61203 协作使用,组成液晶显示驱动掌握系统;1 内藏 64 64=4096 位显示 RAM, RAM中每位数据对应LCD 屏上一个点的亮、暗状态;2 HD61202 是列驱动器,具有 64 路列驱动输出;3 HD61202 读、写操作时序与 68 系列微处理器相符,因此它可直接与68 系列微处理器接口相连;4 HD61202 的占空比为 1/32 1/64 ;3.4.2 液晶显示掌握驱动器 HD61202的引脚功能HD61202的引脚功能如下表 3-4 所示;表 3-4 HD61202的引脚功能引脚符号状态 引脚名称功能CS1 和 CS2 低电平选通, CS3 高电欢迎下载精品学习资源CS1,CS2,CS3 输入 芯片片选端E输入 读写使能信号平选通;在 E 下降沿,数据被锁存 显示开/ 关指令R/WRSDB7 DB6 DB5 DB4 DB3 DB2 DB1 DB0 0000111111/0当 DBO=1时, LCD显示 RAM中的内容; DBO=0时,关闭显示;欢迎下载精品学习资源

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育专区 > 高考资料

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知得利文库网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号-8 |  经营许可证:黑B2-20190332号 |   黑公网安备:91230400333293403D

© 2020-2023 www.deliwenku.com 得利文库. All Rights Reserved 黑龙江转换宝科技有限公司 

黑龙江省互联网违法和不良信息举报
举报电话:0468-3380021 邮箱:hgswwxb@163.com